ZHCSUH0H August 2007 – July 2025 CDCE949 , CDCEL949
PRODUCTION DATA
在給定的輸入頻率 (?IN) 下,可以通過方程式 1 計算 CDCEx949 的輸出頻率 (?OUT)。
其中
可以通過方程式 2 計算每個 PLL 的目標 VCO 頻率 (?VCO)。
PLL 在內(nèi)部作為分數(shù)分頻器運行,需要以下倍頻器/分頻器設置:
其中
N' = N × 2P
N ≥ M;
80MHz ≤ ?VCO ≤ 230MHz
16 ≤ Q ≤ 63
0 ≤ P ≤ 4
0 ≤ R ≤ 51
示例: | |||
對于 ?IN = 27MHz;M = 1;N = 4;Pdiv = 2 | 對于 ?IN = 27MHz;M = 2;N = 11; Pdiv = 2 | ||
→ | fOUT = 54MHz | → | fOUT = 74.25MHz |
→ | fVCO = 108MHz | → | fVCO = 148.50MHz |
→ | P = 4 – int(log24) = 4 – 2 = 2 | → | P = 4 – int(log25.5) = 4 – 2 = 2 |
→ | N' = 4 × 22 = 16 | → | N' = 11 × 22 = 44 |
→ | Q = int(16) = 16 | → | Q = int(22) = 22 |
→ | R = 16 – 16 = 0 | → | R = 44 – 44 = 0 |
使用 TI Pro-Clock 軟件時會自動計算 P、Q、R 和 N' 的值。