ZHCSY84 May 2025 TLV9020L , TLV9022L , TLV9030L , TLV9032L
PRODMIX
當 CLR 為高電平或低電平時,比較器不處于閂鎖狀態(tài),比較器處于活動狀態(tài)(“已使能”)并響應輸入條件,為下一個限定條件閂鎖做好準備。
CLR 輸入僅在 CLR 輸入的高電平到低電平(下降)沿清除輸出閂鎖。然后,比較器在清除后處于活動狀態(tài)(已使能),直到發(fā)生下一個閂鎖條件事件。
通過使用下降沿觸發(fā)復位,CLR 引腳可以穩(wěn)定處于高電平或低電平,從而防止硬件或軟件故障鎖定比較器,并滿足安全關鍵型設計要求。
如果 CLR 引腳在比較器輸出轉換的同時轉換(下降),則可能會發(fā)生設置時間爭用。在 CLR 下降沿時間期間,輸出狀態(tài)為不確定。建議盡可能快地使 CLR 下降沿免受這種爭用的影響(下降時間 <100ns)。
CLR 引腳具有失效防護(即“5V 兼容”輸入)功能,可接受高達 5V 的邏輯高電平,與比較器電源電壓無關。邏輯高電平 (VOH) 閾值為 1.2V。
CLR 輸入端還具有 200nA 的有源下拉電流,用于確保 CLR 引腳在啟動期間為低電平且比較器處于活動狀態(tài)。即使有此下拉電流電阻,也不建議將 CLR 輸入懸空。