ZHCABQ4B May 2022 – September 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , TPS65219 , TPS65219-Q1 , TPS65220
VSYS = 5V | 存儲(chǔ)器:DDR4 | VDD_CORE = 0.75V
圖 7-1 展示了在具有 5V 輸入電源和 DDR4 存儲(chǔ)器的系統(tǒng)中,TPS6521901 型號(hào)為 AM62x 處理器供電的原理圖。5V 來(lái)自前置穩(wěn)壓器,與參考系統(tǒng)主輸入電源 (VSYS) 連接,并連接到降壓轉(zhuǎn)換器的電源輸入 (PVIN_Bx)。Buck1、Buck2 和 Buck3 用于為 VDD_CORE 供電,分別為 0.75V、3.3V VDDSHVx IO 和 DDR IO。由于 Buck2(3.3V PMIC 電源軌)編程為在上電序列中首先斜升,可用作一些 LDO 的輸入電源,從而最大限度地減少功耗。LDO1 配置為旁路,支持 SD 卡動(dòng)態(tài)電壓在 3.3V 和 1.8V 之間變化。通過(guò)將 VSEL_SD 引腳設(shè)為高電平 (LDO1=3.3V) 或低電平 (LDO1=1.8V) 可以觸發(fā) LDO1 上的此電壓變化。LDO2 用于為 VDDR_CORE 供電。LDO3 支持 1.8V 模擬域,LDO4 支持 2.5V VPP,用于 DDR4 存儲(chǔ)器。此電源解決方案需要外部分立式降壓穩(wěn)壓器來(lái)提供 1.8V VDDSHV IO 域。此外部分立式穩(wěn)壓器可使用 PMIC 的 GPO1 啟用。TPS6521901 經(jīng)過(guò)預(yù)編程,可在上電序列的第二個(gè)階段啟用 GPO1。外部分立式穩(wěn)壓器必須具有有源放電功能,并在 PMIC 開(kāi)始為下一個(gè)階段中的電源軌上電之前斜升至穩(wěn)定的輸出電壓。其余的兩個(gè)通用引腳(GPIO 和 GPO2)是可自由使用的數(shù)字資源,默認(rèn)情況下被禁用,但可在 PMIC 完成上電序列后(釋放 nRSTOUT 后)通過(guò) I2C 啟用。