ZHCABQ4B May 2022 – September 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , TPS65219 , TPS65219-Q1 , TPS65220
VSYS = 3.3V 或 5V | 存儲(chǔ)器:DDR4 | VDD_CORE = 0.85V
圖 7-4 展示了在具有 3.3V 輸入電源和 DDR 的系統(tǒng)中,TPS6521904 型號(hào)為 AM62x 處理器供電的原理圖。此配置與 TPS6521903 類(lèi)似,但在這種場(chǎng)景中,VDD_CORE 的運(yùn)行電壓為 0.85V 而不是 0.75V。根據(jù) AM62x 數(shù)據(jù)表,“VDD_CORE 和 VDDR_CORE 應(yīng)由同一源供電,這樣當(dāng) VDD_CORE 的運(yùn)行電壓為 0.85V 時(shí),它們可以同時(shí)斜升?!碧幚砥餍铦M足這一要求,因而能夠使用同一 PMIC 電源軌 (Buck1) 對(duì) VDD_CORE 和 VDDR_CORE 供電。LDO2 是可自由使用的電源資源,配置為旁路(與負(fù)載開(kāi)關(guān)類(lèi)似),并預(yù)編程為 1.8V 輸出,可用于為外設(shè)供電。與 TPS6521903 類(lèi)似,此配置的 GPO2 也經(jīng)過(guò)預(yù)先編程,可在上電序列的第二個(gè)階段啟用,持續(xù)時(shí)間為 10ms。此配置可用于啟用外部電源開(kāi)關(guān),滿足處理器序列要求。必須為開(kāi)關(guān)選擇適當(dāng)?shù)碾姎庖?guī)格,在第二個(gè)階段的 10ms 內(nèi)提供穩(wěn)定的輸出電壓(在 PMIC 啟動(dòng)上電序列的下一階段之前)。
TPS6521904 還支持 5V 輸入電源。當(dāng)使用 VSYS = 5V 時(shí),請(qǐng)將外部電源開(kāi)關(guān)替換為 3.3V 降壓轉(zhuǎn)換器。此外部降壓轉(zhuǎn)換器由同一 PMIC GPO2 進(jìn)行啟用。