ZHCAEY9 January 2025 LMX1205
請(qǐng)求模式有助于獲得無(wú)干擾的系統(tǒng)參考輸出 (SYS0-SYS3)。SYS0-SYS3 支持不同的輸出模式,如 表 3-1 所示。
SYSREF_MODE (R19<1:0>) | 系統(tǒng)參考運(yùn)行模式 |
---|---|
0 | 連續(xù)模式 |
1 | 脈沖模式 |
2 | 中繼器非同步模式 |
3 | 中繼器同步模式 |
對(duì)于本應(yīng)用手冊(cè)波形,使用了 LMX1205 多點(diǎn)電路板,其中存在 3 個(gè)器件,即 primary,兩個(gè) secondary(secondary1 和 secondary2)。下面的 圖 3-1 顯示了多點(diǎn)電路板的頂層布置。
表 3-2 總結(jié)了用于在多點(diǎn)電路板上獲取波形的配置。secondary1 和 secondary2 器件具有相同的配置。引腳的命名依據(jù) LMX1205 低噪聲、高頻 JESD 緩沖器/倍頻器/分頻器,數(shù)據(jù)表。
主器件 | 引腳名稱(chēng)(引腳編號(hào)) | 格式 | Secondary1 器件 | 引腳名稱(chēng)(引腳編號(hào)) | 格式 |
---|---|---|---|---|---|
輸入 | CLKIN_P (6)/ CLKIN_N (7) | 交流耦合 | 輸入 | CLKIN_P (6)/ CLKIN_N (7) | 交流耦合 |
SYSREFREQ_P (2)/ SYSREFREQ_N (3) | 50Ohm 端接 | SYSREFREQ_P (2)/ SYSREFREQ_N (3) | 直流耦合 | ||
輸出 | CLKOUT2_P (33)/ CLKOUT2_N (32) | 交流耦合 | 輸出 | CLKOUT2_P (33)/ CLKOUT2_N (32) | 交流耦合 |
SYSREFOUT2_P (30)/ SYSREFOUT2_N (29) | 交流耦合 | SYSREFOUT2_P (33)/ SYSREFOUT2_N (32) | 交流耦合 |
圖 3-2 中所示的流程圖,其中突出顯示了當(dāng) secondary1 器件(由主器件的 CH0 輸出驅(qū)動(dòng))應(yīng)為確定性時(shí)要執(zhí)行的步驟序列。與 Secondary2 器件的情況相同,但主器件輸出的不同通道 (CH1) 驅(qū)動(dòng)輸入引腳。
假設(shè)需要設(shè)置 secondary1 和 secondary2 器件,使其始終是確定性的。在 圖 3-2 中的步驟 1,中加載 tics pro 詳細(xì)信息(請(qǐng)參閱附錄步驟 1),使主器件處于系統(tǒng)參考請(qǐng)求模式。主 SYSREFOUT0/1_P/N 的輸出驅(qū)動(dòng) secondary 1 和 2 的 SYSREFREQ_P/N 輸入引腳,需要將相應(yīng)的輸入設(shè)置寫(xiě)入該特定器件。表 3-3 總結(jié)了不同的端接配置。
SYSREFREQ_VCM(R16<1:0>) | 引腳 2、3 (SYSREFREQ_P/N) 的輸入模式 |
---|---|
0 | 交流耦合 |
1 | 引腳 P 偏置為高于引腳 M(交流耦合) |
2 | 引腳 M 偏置為高于引腳 P(交流耦合) |
3 | 直流耦合 |
多點(diǎn)電路板擁有所討論的 3 個(gè)器件。存在板載多路復(fù)用器,根據(jù)選擇線路,一次僅寫(xiě)入一個(gè)器件。SEL0 和 SEL1 是兩個(gè)選擇行,可通過(guò) user controls -> Pins 選項(xiàng)卡下的 tics-pro GUI 進(jìn)行配置。在寫(xiě)入任何設(shè)備之前,請(qǐng)確保通過(guò) 表 3-4 選擇了設(shè)備。
SEL1 | SEL0 | 需寫(xiě)入的器件 |
---|---|---|
0 | 0 |
初級(jí) |
0 | 1 | Secondary1 |
1 | 0 | Secondary2 |
在主器件上加載 tics pro 文件后,主器件輸出上可以連續(xù)顯示系統(tǒng)參考信號(hào)。如果需要在主輸出端啟用脈沖模式,請(qǐng)使用 SPI 寄存器 SYSREFREQ_INPUT (R17<7:6>) 在主輸入引腳 2 處提供從低電平到高電平的脈沖、方法是從 1(十進(jìn)制)切換到 3 (十進(jìn)制)并將 SYSREF_MODE 切換為 1。這可以在脈沖模式下在初級(jí)側(cè)的系統(tǒng)參考輸出端生成脈沖。Secondary1 和 Secondary2 需要使用 tics-pro 保持在窗口模式(請(qǐng)參閱附錄步驟 2)并在主輸出端生成脈沖。在執(zhí)行窗口化之前,為寄存器 SYSREFREQ_CLR (R17<2>) 提供 1 到 0 的切換。從 secondary1 器件和 secondary2 器件讀取窗口化代碼 (rb_CLKPOS R30<15:0>)。如果初級(jí)輸出端有連續(xù)信號(hào),在每次從低電平到高電平轉(zhuǎn)換時(shí),窗口化會(huì)在 secondary1 和 secondary2 中持續(xù)發(fā)生。窗口化回讀不斷變化,因此避免需要將 SYSWND_UPDATE_STOP (R17<5>) 設(shè)置為 1。在 secondary1 和 secondary2 器件中寫(xiě)入 SYSREFREQ_DLY 位置寄存器。這可以確保 secondary1 和 secondary2 引腳的上升沿始終可以通過(guò)一些內(nèi)部延遲在時(shí)鐘輸入的下降沿對(duì)齊。
在 "Calculations" 選項(xiàng)卡下,可以檢查要寫(xiě)入 SYSREFREQ_DLY 寄存器的值。按下 "Read CLKPOS" 檢查按鈕后,該器件會(huì)自動(dòng)讀取 rb_CLKPOS 并計(jì)算 SYSREFREQ_DLY 值。對(duì)于這種情況,如下圖所示,要寫(xiě)入的 SYSREFREQ_DLY 為 12。這是 10GHz 輸入時(shí)鐘的一個(gè)示例。如 圖 3-3 所示為 1GHz 的類(lèi)似窗口化快照作為時(shí)鐘輸入。
將 secondary1 和 secondary2 器件設(shè)置為同步模式,如 表 2-1 所示。在 primary 輸出端到 secondary 1 和 secondary 2 輸出端(引腳 3 和引腳 4)生成脈沖,這可以確保 secondary1 和 secondary2 都同步,并且可以是確定性的。
要寫(xiě)入 secondary1 和 secondary2 以使器件在窗口化后同步的寄存器:
在先前的寄存器寫(xiě)入之后,secondary1 和 secondary2 都會(huì)同步。將 secondary1 和 secondary2 設(shè)備設(shè)置為系統(tǒng)參考請(qǐng)求模式,如 表 3-1 所示。圖 3-5 顯示了主模式處于連續(xù)模式,secondary 1 和 secondary2 處于連續(xù)模式的配置。
SYSREFREQ_MODE -->1 進(jìn)入請(qǐng)求模式。如 圖 3-5 所示,seconadary1 和 secondary2 器件都是確定性的。
黃色:Continuous Primary sysrefout2_p
紅色:連續(xù)性 Secondary1 sysrefout2_p
綠色:連續(xù)性 Secondary2 sysrefout2_p
用于上一個(gè)示例的頻率:
CLKIN 為 1GHz,主 sysrefout2_p 為 3.125MHz、Secondary1/2 sysrefout2_p 為 31.25MHz
如果更改 CLKIN 的頻率,請(qǐng)確保 IQ 分頻器值 SYSREF_DLY_DIV(R20<15:14>) 和頻率范圍設(shè)置 (SYSREF_DLY_SCALE R16<7:6>),如數(shù)據(jù)表中所示。
如前面所示,作為初級(jí)側(cè)處于連續(xù)模式,當(dāng)引腳 3 為低電平時(shí),不會(huì)出現(xiàn)任何系統(tǒng)參考。這可以通過(guò)使用 SPI 將 secondary1 和 secondary2 上的引腳 3 從內(nèi)部拉高來(lái)避免,如 表 3-5 所示。
SYSREFREQ_INPUT(R17<7:6>) | 引腳 2、3 (SYSREFREQ_P/N) 的輸入模式 |
---|---|
0 | SYSREFREQ 引腳值 |
1 | 通過(guò) SPI 在內(nèi)部下拉至低電平 |
2 | 不適用 |
3 | 通過(guò) SPI 在內(nèi)部拉至高電平 |
如 圖 3-6 所示,Secondary1 和 Secondary2 器件輸入均繞過(guò)初級(jí)連續(xù)脈沖。
如 表 3-1 所,述關(guān)于不同的系統(tǒng)參考輸出模式,請(qǐng)參閱以下部分以了解輸出波形的外觀。