CDCEL925
- 可編程時鐘發(fā)生器系列器件
- CDCEx913:1PLL,3 個輸出
- CDCEx925:2PLL,5 個輸出
- CDCEx925:3PLL,7 個輸出
- CDCEx949:4PLL,9 個輸出
- 系統(tǒng)內(nèi)可編程和 EEPROM
- 串行可編程易失性寄存器
- 用于存儲客戶設置的非易失性 EEPROM
- 靈活的輸入計時理念
- 外部晶體:8MHz 至 32MHz
- 片上 VCXO:拉動范圍 ±150ppm
- 高達 160MHz 的單端 LVCMOS
- 高達 230MHz 的自由可選輸出頻率
- 低噪聲 PLL 內(nèi)核
- 已集成的 PLL 環(huán)路濾波器組件
- 低電平周期抖動(典型值 60ps)
- 獨立的輸出電源引腳
- CDCE925:3.3V 和 2.5V
- CDCEL925:1.8V
- 靈活的時鐘驅動器
- 三個用戶可定義的控制輸入 [S0/S1/S2],例如 SSC 選擇、頻率切換、輸出使能或斷電
- 為視頻、音頻、USB、IEEE1394、RFID、Bluetooth、WLAN、Ethernet? 和 GPS 生成高精度時鐘
- 生成適用于 TI- DaVinci?、OMAP? 和 DSP 的常見時鐘頻率
- 可編程 SSC 調(diào)制
- 啟用 0PPM 時鐘生成功能
- 1.8V 器件電源
- 寬溫度范圍:-40°C 至 85°C
- 采用 TSSOP 封裝
- 適用于簡易 PLL 設計和編程的開發(fā)和編程套件 TI (Pro-Clock?)
CDCE925 和 CDCEL925 是基于 PLL 的低成本、高性能、模塊化可編程時鐘合成器、倍頻器和分頻器。CDCE925 和 CDCEL925 最多可從單個輸入頻率中生成五個輸出時鐘。借助最多兩個獨立的可配置 PLL,可在系統(tǒng)內(nèi)針對任何時鐘頻率(最高可達 230MHz)對每個輸出進行編程。
CDCEx925 具有單獨的輸出電源引腳 (VDDOUT),對于 CDCEL925,此引腳上的電壓為 1.8V,而對于 CDCE925,此引腳上的電壓為 2.5V 至 3.3V。
該輸入接受一個外部晶體或 LVCMOS 時鐘信號。如果使用了晶體輸入,對于大多數(shù)應用來說,一個片上負載電容器就足夠了。負載電容器的值可在 0pF 至 20pF 的范圍內(nèi)進行編程。此外,還可以選擇片上 VCXO,從而使輸出頻率與外部控制信號(即 PWM 信號)同步。
深 M/N 分頻比允許從例如 27MHz 基準輸入頻率生成 0ppm 音頻/視頻、網(wǎng)絡(WLAN、BlueTooth、以太網(wǎng)、GPS)或接口(USB、IEEE1394、Memory Stick)時鐘。
所有 PLL 均支持 SSC(展頻時鐘)。SSC 可以是中心擴頻或向下擴頻時鐘,這是降低電磁干擾 (EMI) 的常用技術。
根據(jù) PLL 頻率和分頻器設置,將自動調(diào)整內(nèi)部環(huán)路濾波器元件以實現(xiàn)高穩(wěn)定性,并優(yōu)化每個 PLL 的抖動傳輸特性。
為了輕松實現(xiàn)器件自定義來滿足應用需要,該器件支持使用非易失性 EEPROM 進行編程。該器件預設為采用默認出廠配置,在安裝于印刷電路板 (PCB) 前,該器件可重新編程為不同的應用配置,或者通過系統(tǒng)內(nèi)編程進行重新編程。所有器件設置均可通過 SDA/SCL 總線(一種二線制串行接口)進行編程。
三個可自由編程的控制輸入 S0、S1 和 S2 可用于選擇不同的頻率或更改 SSC 設置以降低 EMI,或用于其他控制功能,例如輸出禁用為低電平、輸出處于高阻抗狀態(tài)、斷電、PLL 旁路等。
CDCx925 在 1.8V 環(huán)境下工作,工作溫度范圍為 –40°C 至 85°C。
技術文檔
類型 | 標題 | 下載最新的英語版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 數(shù)據(jù)表 | CDCE(L)925:支持 SSC 以降低 EMI 的 靈活低功耗 LVCMOS 時鐘發(fā)生器 數(shù)據(jù)表 (Rev. J) | PDF | HTML | 英語版 (Rev.J) | PDF | HTML | 2025年 8月 19日 |
應用手冊 | VCXO Application Guideline for CDCE(L)9xx Family (Rev. A) | 2012年 4月 23日 | ||||
用戶指南 | CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual (Rev. A) | 2010年 11月 22日 | ||||
用戶指南 | CDCE(L)9xx Performance Evaluation Module (Rev. A) | 2010年 7月 7日 | ||||
應用手冊 | Troubleshooting I2C Bus Protocol | 2009年 10月 19日 | ||||
應用手冊 | Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 | 2009年 9月 23日 | ||||
用戶指南 | CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual | 2008年 12月 9日 | ||||
應用手冊 | Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency | 2008年 3月 31日 | ||||
應用手冊 | Practical consideration on choosing a crystal for CDCE(L)9xx family | 2008年 3月 24日 | ||||
應用手冊 | Clocking Recommendations for DM6446 Digital Video EVM with Sngle PLL (Rev. A) | 2007年 8月 8日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
CDCE925PERF-EVM — CDCE925 性能評估模塊
The CDCE925Perf-Evaluation Module allows the verification of the functionality and performance of CDCE925 and CDCEL925 with the options of crystal and 1.8 V LVCMOS inputs. The outputs can be connected to the Oscilloscope directly with SMA cables.
CDCEL925PERF-EVM — CDCEL925 性能評估模塊
有了固定選項的晶振和 1.8V LVCMOS 輸入,CDCEl925PERF 評估模塊將有助于驗證 CDCEL925 的功能和性能。輸出可以通過 SMA 電纜直接連接到示波器。附帶下列信息/項目:EVM 用戶指南:SCAU022;程序設計軟件時鐘專業(yè)版:SCAC073.zip;CDCE(L)925 數(shù)據(jù)表:SCAS847
CDCEL9XXPROGEVM — CDCE(L)949 系列 EEPROM 編程板
CDCE(L)949 系列時鐘發(fā)生器集成了 EEPROM,允許在啟動后保存默認頻率設置。CDCEL9XXPROGEVM 是允許對原型樣片或小批量生產(chǎn)進行快速編程的編程板。它適用于該系列的全部 8 款器件:CDCE949、CDCE937、CDCE925、CDCE913、CDCEL949、CDCEL937、CDCEL925 和 CDCEL913,并且?guī)в幸子谑褂玫耐ㄓ貌遄?/p>
此外還提供另一個用于性能測試和評估的 EVM,其器件型號為 CDCE(L)9xxPERF-EVM,此性能評估模塊適用于每個單獨器件。
CLOCKPRO — ClockPro Software
TI's ClockPro software allows users to program/configure the following devices in a friendly GUI interface:
- CDCE949
- CDCE937
- CDCE925
- CDCE913
- CDCE906
- CDCE706
- CDCEL949
- CDCEL937
- CDCEL925
- CDCEL913
It is intended to be used with the evaluation modules of the above devices.
支持的產(chǎn)品和硬件
產(chǎn)品
時鐘發(fā)生器
硬件開發(fā)
評估板
軟件
軟件編程工具
SCAC073 — TI-Pro-Clock Programming Software
支持的產(chǎn)品和硬件
產(chǎn)品
時鐘發(fā)生器
CLOCK-TREE-ARCHITECT — 時鐘樹架構編程軟件
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
借助?PSpice for TI 的設計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
---|---|---|
TSSOP (PW) | 16 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點
- 封裝廠地點
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關的參數(shù)、評估模塊或參考設計。