ZHCSVL2 June 2024 TDP2044
PRODUCTION DATA
參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
---|---|---|---|---|---|---|
從模式 | ||||||
tSP | 必須由輸入濾波器進行 抑制的尖峰脈沖寬度 |
50 | ns | |||
tHD-STA | (重復)啟動條件后的保持時間。 在此周期后,生成第一個 時鐘脈沖 |
0.6 | μs | |||
tLOW | SCL 時鐘的低電平周期 | 1.3 | μs | |||
THIGH | SCL 時鐘的高電平周期 | 0.6 | μs | |||
tSU-STA | 重復 START 條件的 建立時間 |
0.6 | μs | |||
tHD-DAT | 數(shù)據(jù)保持時間 | 0 | μs | |||
TSU-DAT | 數(shù)據(jù)設置時間 | 0.1 | μs | |||
tr | SDA 和 SCL 信號的上升時間 | 上拉電阻器 = 4.7kΩ、Cb = 10pF | 120 | ns | ||
tf | SDA 和 SCL 信號的下降時間 | 上拉電阻器 = 4.7kΩ、Cb = 10pF | 2 | ns | ||
tSU-STO | STOP 條件的建立時間 | 0.6 | μs | |||
tBUF | STOP 與 START 條件之間的 總線空閑時間 |
1.3 | μs | |||
tVD-DAT | 數(shù)據(jù)有效時間 | 0.9 | μs | |||
tVD-ACK | 數(shù)據(jù)有效確認時間 | 0.9 | μs | |||
Cb | 每個總線的容性負載 | 400 | pF | |||
主要模式 | ||||||
fSCL-M | SCL 時鐘頻率 | 303 | kHz | |||
tLOW-M | SCL 低電平時間 | 1.90 | μs | |||
THIGH-M | SCL 高電平周期 | 1.40 | μs | |||
tSU-STA-M | 重復 START 條件的 建立時間 |
2 | μs | |||
tHD-STA-M | (重復)啟動條件后的保持時間。 在此周期后,生成第一個 時鐘脈沖 |
1.5 | μs | |||
TSU-DAT-M | 數(shù)據(jù)設置時間 | 1.4 | μs | |||
tHD-DAT-M | 數(shù)據(jù)保持時間 | 0.5 | μs | |||
tR-M | SDA 和 SCL 信號的上升時間 | 上拉電阻器 = 4.7kΩ、Cb = 10pF | 120 | ns | ||
TF-M | SDA 和 SCL 信號的下降時間 | 上拉電阻器 = 4.7kΩ、Cb = 10pF | 2 | ns | ||
tSU-STO-M | 停止條件設置時間 | 1.5 | μs | |||
EEPROM 時序 | ||||||
TEEPROM | EEPROM 配置加載時間 | 在 READ_EN_N 置為有效后使 DONEn 有效的時間。 | 7.5 | ms | ||
TPOR | 首次 SMBus 訪問所需的時間 | 電源在初始斜坡后穩(wěn)定。包括初始上電復位時間。 | 50 | ms |