表 7-4 上電時序(1)(2)
參數(shù) |
最小值 |
最大值 |
單位 |
td_pg |
VCC(最小值)至內(nèi)部電源正常狀態(tài)置為高電平有效 |
|
500 |
μs |
tcfg_su |
CFG(1) 引腳建立(2) |
50 |
|
μs |
tcfg_hd |
CFG(1) 引腳保持 |
10 |
|
μs |
tVCC_RAMP |
VCC 電源斜升要求(10% 至 90%) |
0.1 |
50 |
ms |
(1) 以下引腳包括 CFG 引腳:I2C_EN、EQ[1:0] 和 SSEQ[1:0]。
(2) 當 VCC 為最小值時,建議使 CFG 引腳保持穩(wěn)定。