ZHCABX8A July 2021 – November 2022 TPS62800 , TPS62801 , TPS62802 , TPS62806 , TPS62807 , TPS62808 , TPS62864 , TPS62865 , TPS62866 , TPS62867 , TPS62868 , TPS62869 , TPSM82810 , TPSM82813 , TPSM82816 , TPSM82864A , TPSM82866A , TPSM82866C , TPSM8287B30
VSEL/MODE 引腳的結(jié)構(gòu)與 VSET/VID 引腳類似,但用于不同的設(shè)置。在 t_startup_delay 期間,RVSEL 電阻可以設(shè)置輸出電壓值,而在運(yùn)行期間,該引腳允許啟用強(qiáng)制 PWM 模式(將其連接到高電平)或節(jié)電模式(將其連接到低電平)(請(qǐng)參閱 TPS6280x 采用 6 引腳 0.35mm 間距 WCSP 封裝的 1.8V 至 5.5V、0.6A/1A、2.3μA IQ 降壓轉(zhuǎn)換器數(shù)據(jù)表)。
針對(duì) VSET/VID 引腳的注意事項(xiàng)仍然適用。如果設(shè)計(jì)人員希望在 PSM 下運(yùn)行器件,則可以采用標(biāo)準(zhǔn)配置,如圖 4-1 所示:放置一個(gè)接地的電阻即可。在 t_startup_delay 期間,可以執(zhí)行 R2D 轉(zhuǎn)換而不產(chǎn)生額外寄生效應(yīng),而在運(yùn)行期間會(huì)將引腳下拉至 GND。
相反,如果設(shè)計(jì)人員希望將 VSEL/MODE 引腳設(shè)置為高電平(強(qiáng)制 PWM 運(yùn)行模式),則需要與電阻并聯(lián)一個(gè)驅(qū)動(dòng)電路以正確驅(qū)動(dòng)輸入。
推薦的解決方案是使用一個(gè)外部數(shù)字電路(例如 FPGA 或 MCU)在運(yùn)行期間正確驅(qū)動(dòng)引腳,如圖 4-2 所示。與以前一樣,設(shè)計(jì)人員需要確保 GPIO 寄生效應(yīng)低于Topic Link Label2中指出的最大寄生效應(yīng)。