ZHCACX7 july 2023 LP5890 , LP5891 , TLC6983 , TLC6984
如圖 2-1 所示,級聯(lián)器件組成一個數(shù)據(jù)流 (SIN1, SIN2…,SINx)。SCLK 頻率由每個幀和幀速率下的數(shù)據(jù)流的數(shù)據(jù)量決定。TLC6983 每條掃描線的每個相應(yīng) RGB 通道都有 48 位寬的存儲器。如果雙器件處于可堆疊模式 (Nstack = 2),則每個子塊有 32 個通道。如果三個器件處于可堆疊模式 (Nstack = 3),則每個子塊有 48 個通道。
請注意,如果子塊中存在未使用的通道,則 FPGA 控制器仍需要向未使用的通道發(fā)送零灰度數(shù)據(jù)(GS 數(shù)據(jù)),因為需要將每條掃描線中所有 16 個 RGB 通道的 GS 數(shù)據(jù)持續(xù)存儲到 SRAM 中。在 16 個灰度數(shù)據(jù)寫入操作后,通道計數(shù)器復(fù)位為 0。但是,無需將零數(shù)據(jù)發(fā)送到未使用的掃描線,因為一旦行計數(shù)器超過掃描線數(shù),所有掃描線便都已使用新的灰度數(shù)據(jù)進(jìn)行更新。
數(shù)據(jù)量的公式為
在本例中,數(shù)據(jù)量 VData = 18 × 16 × 48 × 6 = 82.944Kb。
對于數(shù)據(jù)傳輸,除了有效灰度數(shù)據(jù)外,還有其他數(shù)據(jù)。某些其他數(shù)據(jù)是標(biāo)頭字節(jié)、校驗位、結(jié)束位等。根據(jù)經(jīng)驗值,數(shù)據(jù)傳輸效率應(yīng)為 80%。
因此,具有單邊傳輸時的最小 SCLK 頻率計算公式為:
在此示例中,單邊傳輸?shù)淖钚?SCLK 頻率為 12.4MHz,雙邊傳輸?shù)淖钚?SCLK 頻率為 6.2MHz。最后,可以選擇通常用于 FPGA 的 12.5MHz SCLK 單邊傳輸。
表 2-2 根據(jù)上述計算結(jié)果列出了更新后的設(shè)計要求。然后,工程師可以開始進(jìn)行驅(qū)動器寄存器的配置工作,以滿足這些要求。
參數(shù) | 符號 | 60Hz FPS | 120Hz FPS |
---|---|---|---|
幀速率 (Hz) | fframe_rate | 60 | 120 |
PWM 分辨率、灰度強度或色深(位) | K | 16 | 16 |
最大刷新率 (Hz) | frefresh_rate | 7680 | 7680 |
一個幀內(nèi)的最大子周期數(shù) | Nsub_period | 128 | 64 |
每個段的 GCLK 數(shù)(不包括線路開關(guān)時間) | NGCLK_seg | 512 | 1024 |
級聯(lián)器件數(shù) (#) | Ncascade | 6 | 6 |
掃描線數(shù) (#) | Nmode | 18 | 18 |
獨立或可堆疊模式器件數(shù) (#) | fSCL | 2 | 2 |
SCLK 頻率 (MHz) | fmin_GCLK | 12.5 | 12.5 |
最小 GCLK 頻率 (MHz) | - | 77 | 147.8 |
γ 系數(shù) | - | 2.6 | 2.6 |
典型亮度(尼特) | - | 48 | 48 |
色溫 (K) | - | 6000 | 6000 |