ZHCUA77A June 2020 – January 2022 LP87702-Q1
表 2-1 提供了為不同 AWR1843 電源軌推薦的電源電壓范圍規(guī)格。此引腳上的外部電源電壓應(yīng)為 1.3V,以避免應(yīng)用在 1.0V 或 1.3V 射頻電源軌上使用內(nèi)部 LDO。如果未使用內(nèi)部 LDO 或繞過了它,則此引腳上的外部電源電壓應(yīng)為 1.0V。通常不使用內(nèi)部 LDO,因?yàn)樗鼤?huì)提高 AWR 內(nèi)部功率耗散。不需要采用特殊電源時(shí)序控制方法,但應(yīng)當(dāng)在向 AWR 器件釋放重置/供電正常信號(hào)之前排定所有輸入電源軌。CAN PHY 可能需要由 PMIC 和 AWR 同時(shí)控制,以避免在 3.3V AWR 電源軌升高但 1.8V 電源軌未激活時(shí) AWR IO 啟用 CAN PHY。
輸入 | 說明 | 最小 (V) | 額定 (V) | 最大 (V) |
---|---|---|---|---|
VDDIN | 1.2V 數(shù)字電源 | 1.14 | 1.2 | 1.32 |
VIN_SRAM | 用于內(nèi)部 SRAM 的 1.2V 電源軌 | 1.14 | 1.2 | 1.32 |
VNWA | 用于 SRAM 陣列反饋偏置的 1.2V 電源軌 | 1.14 | 1.2 | 1.32 |
VIOIN | I/O 電源(1.8V 至 3.3V)。所有 CMOS I/O 都將在此電源上運(yùn)行。 | 3.15 | 3.3 | 3.45 |
1.71 | 1.8 | 1.89 | ||
VIOIN_18 | 用于 CMOS I/O 的 1.8V 電源 | 1.71 | 1.8 | 1.9 |
VIN_18CLK | 用于時(shí)鐘模塊的 1.8V 電源 | 1.71 | 1.8 | 1.9 |
VIOIN_18IFF | 用于 LVDS 端口的 1.8V 電源 | 1.71 | 1.8 | 1.9 |
VIN_13RF1 | 1.3V 模擬和射頻電源。VIN_13RF1 和 VIN_13RF2 可在電路板上進(jìn)行短接。 | 1.23 | 1.3 | 1.36 |
VIN_13RF2 | ||||
VIN_13RF1(1V 內(nèi)部 LDO 旁路模式) | 0.95 | 1.0 | 1.05 | |
VIN_13RF2(1V 內(nèi)部 LDO 旁路模式) | ||||
VIN18BB | 1.8V 模擬基帶電源 | 1.71 | 1.8 | 1.9 |
VIN_18VCO | 1.8V 射頻 VCO 電源 | 1.71 | 1.8 | 1.9 |