ZHCAAN6F April 2019 – December 2024 LM2901 , LM2901B , LM2901B-Q1 , LM2903 , LM2903-Q1 , LM2903B , LM2903B-Q1 , LM339 , LM339-N , LM393 , LM393-N , LM393B , LM397 , TL331 , TL331-Q1 , TL331B
集電極開路輸出需要一個上拉電阻,以使輸出變?yōu)楦唠娖健R粋€經(jīng)常被忽視的設(shè)計項是上拉電阻值。如果上拉電阻值過低,輸出低上拉電流過高,導(dǎo)致輸出低電壓 (VOL) 增加,從而導(dǎo)致輸出功率耗散過大,并增加整個系統(tǒng)電源電流。
如果上拉電阻值過高,則會導(dǎo)致上升時間更長。由于上升時間取決于上拉電阻和負(fù)載電容的時間常數(shù),因此上升時間可能會隨容性負(fù)載而變化。其結(jié)果是上升時間呈現(xiàn)一個指數(shù)趨勢而不是方形邊沿,并且會影響整體傳播延遲。下降時間不依賴于上拉電阻,因為輸出晶體管會立即使輸出短路,通過低阻抗快速對負(fù)載電容放電。
用以確定上升時間 (10% - 90%) 的公式,以 5k 和 15pF 為例:
如果上升時間不重要,則可采用更高的電阻值來進(jìn)一步節(jié)省系統(tǒng)功耗。
TI 建議使用 100uA 至 1mA 范圍內(nèi)的上拉電阻灌電流,以實現(xiàn)輸出擺幅和上升時間的最佳折衷。例如,使用 5V 上拉電壓和 1mA 電流時,電阻值的計算公式為 VPULL-UP / 1mA = 5kΩ。4.7k 或 5.1k 的電阻可能就足夠了,因為確切值并不重要。合適的上拉電阻可從圖 7-1 中所示的輸出飽和曲線得出。對于多通道器件,請務(wù)必在總封裝功耗計算中納入每個通道的功率損耗。