ZHCAFD4 June 2025 LM339 , LM393 , LMH7322 , TL331 , TLV1812 , TLV1871 , TLV1872 , TLV3601 , TLV3604
在 LM111/211/311 和 LM119/219/319 系列中可以看到獨(dú)特的輸出。輸出晶體管將發(fā)射極和集電極暴露于外,從而產(chǎn)生 懸空 輸出。
當(dāng)比較器輸入需要一個(gè)雙電源來(lái)接受雙極輸入信號(hào)時(shí),就會(huì)出現(xiàn)問(wèn)題。對(duì)于大多數(shù) 集電極開(kāi)路 輸出比較器,這會(huì)導(dǎo)致輸出低電平擺幅等于負(fù)電源引腳(V- 或 VEE)。如果比較器使用雙電源,例如 +12V 和 -12V,則輸出低電平為 -12V,而不是接地 (0V)。負(fù)電源使比較器能夠直接接受雙極輸入信號(hào),無(wú)需電平轉(zhuǎn)換、衰減或鉗位,從而提高了精度。通過(guò)使用電阻分壓器串來(lái)實(shí)現(xiàn)高于接地?cái)[幅,可以在輸出端進(jìn)行電平轉(zhuǎn)換,但這不是最佳方式。
通過(guò)外露的輸出晶體管引腳,懸浮輸出可以是公共集電極(負(fù)載至上拉電壓或灌電流)或公共發(fā)射極(負(fù)載至接地處或拉電流),如下圖所示。這使用戶能夠確定輸出高電壓和低電壓,而與 VCC 和 VEE 電壓無(wú)關(guān)。
如 節(jié) 2.1 所示,如果需要通用集電極邏輯輸出(最常見(jiàn)的用途),則將發(fā)射極引腳連接到系統(tǒng)接地處,而集電極引腳和正邏輯電源之間則連接上拉電阻器。邏輯輸出來(lái)自集電極引腳,如 圖 2-3 中所示。這與集電極開(kāi)路輸出的配置相同,只是輸出現(xiàn)在將低電平擺動(dòng)至系統(tǒng)接地 (0V)。
在一個(gè)使用示例中,輸入部分電源(V+ 和 V-)是 +12V 和 -12V 的雙電源,以便接受雙極輸入信號(hào),但輸出必須驅(qū)動(dòng) 3.3V 數(shù)字邏輯。圖 2-5 展示了這種配置。
輸出發(fā)射極連接到 GND,上拉電阻器放置在集電極引腳和上拉電壓之間。集電極引腳成為輸出。如果上拉電壓為 +3.3V,這將產(chǎn)生與 3.3V 數(shù)字邏輯直接兼容的 0 至 3.3V 以接地為基準(zhǔn)的輸出擺幅。無(wú)需電平轉(zhuǎn)換!
如果需要高側(cè)拉電流或接地負(fù)載,可以使用 公共發(fā)射極 配置,如 圖 2-6 所示。對(duì)于公共發(fā)射極輸出,集電極引腳連接到正電源電壓,負(fù)載連接在發(fā)射極引腳和負(fù)電壓(通常為接地)之間。當(dāng)負(fù)載必須返回接地處時(shí),這很有用,如 圖 2-6 所示。
邏輯輸出現(xiàn)在取自發(fā)射極引腳。請(qǐng)注意,使用公共發(fā)射極輸出時(shí),邏輯中會(huì)存在 反轉(zhuǎn)。只需反轉(zhuǎn)輸入即可糾正邏輯。遵照絕對(duì)最大值表中的輸出級(jí)電壓限值。
OC/OE 輸出的示例有 LM111、LM211、LM311,LM119、LM219、LM319 和 LM6511。
優(yōu)點(diǎn) | 缺點(diǎn) |
---|---|
|
|