ZHCUAX0 february 2023 ADS127L21
圖 2-6 顯示了 ADS127L21EVM 的不同時(shí)鐘選項(xiàng)。跳線 (JP7) 2-3 的默認(rèn)位置將 PHI 數(shù)字控制器板時(shí)鐘路由到 ADS127L21 (U3) 上的 CLK 引腳。如果在沒(méi)有 PHI 板的情況下使用 ADS127L21EVM,則將跳線 (JP7) 上的分流器更改為位置 1-2,以將本地時(shí)鐘直接路由到 ADS127L21 (U3)。跳線 (JP6) 2-3 允許選擇 ADS127L21EVM 電路板上的本地 32.768MHz 振蕩器 (Y1);如果 (JP6) 1-2 處于非活動(dòng)狀態(tài),則允許選擇 SMA 連接器 (J14) 上提供的外部時(shí)鐘。跳線 (JP6) 2-3 的默認(rèn)位置選擇本地 32.768MHz 振蕩器 (Y1)。默認(rèn)情況下,ADS127L21EVM-PDK-GUI 軟件使用 32.768MHz (Y1) 振蕩器,但也可以選擇 24MHz PHI 時(shí)鐘源。如果使用外部時(shí)鐘源,跳線 (JP6) 1-2 位置使用振幅等于 IOVDD(2.5V,使用 PHI 電路板時(shí))且頻率在 ADS127L21 指定范圍內(nèi)的 CMOS 方波信號(hào)。