ZHCUC12 May 2024
TIDA-010945 硬件的默認(rèn)狀態(tài)是使用來(lái)自 PHI 控制器的 USB 電源生成所有 ADC 電源。PGA 必須由連接器 J7 的外部電源供電。PGA855 可由單電源(8V 至 36V)或雙電源(±4V 至 ±18V)供電。請(qǐng)參閱 PGA855 低噪聲、寬帶寬、全差分輸出、可編程增益儀表放大器數(shù)據(jù)表,了解詳細(xì)的電源建議和規(guī)格。該設(shè)計(jì)板配備了 36V 二極管 D1、D2 和 D3。這樣,只要電源處于建議的工作條件內(nèi),便可支持 ±18V 雙極電源以及非對(duì)稱雙極電源。
在 PHI 不提供所需電壓的情況下,可以使用外部電源連接。例如,PHI 不提供雙極電壓,因此如果需要雙極電源,則需要外部電源。更改 0Ω 電阻器連接(R71、R74 和 R81)以將外部電源連接用于 AVDD 和 IOVDD。J10 用于為 AVDD1 供電,J11 用于為 AVDD2 供電,J13 用于為 IOVDD 供電。有關(guān)詳細(xì)規(guī)格,請(qǐng)參閱 ADS127L21 數(shù)據(jù)表中的建議運(yùn)行條件??梢赃x擇使用連接器 J12 為板載 5V 和 –2.5V 穩(wěn)壓器供電。在這種情況下,–VinExt 的允許電壓范圍為 –15.5V < –VinExt < –3.5V,+VinExt 的允許電壓范圍為 6V < +VinExt < 15.5V。
使用低噪聲 TPS7A4700 LDO 將來(lái)自 PHI 的 5.5V 電壓調(diào)節(jié)至 5V。默認(rèn)情況下,將分流器放置在跳線 JP4 上的位置 1–2 會(huì)將 5.5V 從 PHI 路由到 LDO。通過將 (JP4) 上的分流器移到位置 2-3,也可以通過 J12 上的外部電源為 5V LDO 供電。5V LDO 輸出用于 AVDD 連接,可以使用 R72、R73、R75、R78、R82 和 R83 重新編程為不同的輸出電壓。另一個(gè) LDO 使用低噪聲 TPS7A3001 LDO 為 AVSS 生成 –2.5V 電壓。該 LDO 僅由 J12 上的外部電源供電。默認(rèn)情況下,AVSS 通過 (JP5) 1-2 上的分流器連接到 GND。如果 AVSS 必須設(shè)置為 –2.5V,則將外部負(fù)電源連接到 J12,并將 (JP5) 上的分流器移至位置 2-3。
外部基準(zhǔn)可通過連接器 J5 連接至電路板。電路板上有適當(dāng)?shù)木彌_器和連接用于外部基準(zhǔn)。如果使用了板載電壓基準(zhǔn) (REF7040),則無(wú)需執(zhí)行此操作。REF7040 足以滿足 ADS127L21 512kSPS、可編程濾波器、24 位寬帶 Δ-Σ ADC 數(shù)據(jù)表中的規(guī)格要求
該電路板配置了 REF7040,但是,該電路板可輕松替換為 TI 精密串聯(lián)電壓基準(zhǔn)目錄中的其他精密基準(zhǔn),例如 REF6241。交換基準(zhǔn)電壓可能需要填充 R90 和 R92,而非 R89 和 R93,因?yàn)槟承┗鶞?zhǔn)電壓不完全引腳對(duì)引腳兼容。