ZHCSS77A May 2023 – May 2025 AFE7951
PRODUCTION DATA
TA = +25°C 時(shí)的典型值,使用標(biāo)稱電源。默認(rèn)條件:TX 輸入數(shù)據(jù)速率 = 491.52MSPS,fDAC = 11796.48MSPS(24 倍插值),交錯(cuò)模式,第一奈奎斯特區(qū)域輸出,PLL 時(shí)鐘模式,其中 fREF = 491.52MHz,AOUT = –1dBFS,DSA = 0dB,Sin(x)/x 啟用,DSA 校準(zhǔn),TX 時(shí)鐘抖動(dòng)啟用
包括 PCB 和電纜損耗,Aout = -0.5dBFS,DSA = 0,0.8GHz 匹配 |
fDAC = 11796.48MSPS,交錯(cuò)模式,Aout = -0.5dBFS,匹配 0.8GHz | ||
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分增益誤差 = POUT(DSA 設(shè)置 – 1)– POUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分增益誤差 = POUT(DSA 設(shè)置)- POUT(DSA 設(shè)置 = 0)+ DSA 設(shè)置 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分增益誤差 = POUT(DSA 設(shè)置 – 1)– POUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分增益誤差 = POUT(DSA 設(shè)置)- POUT(DSA 設(shè)置 = 0)+ DSA 設(shè)置 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分相位誤差 = PhaseOUT(DSA 設(shè)置–1)– PhaseOUT(DSA 設(shè)置) | ||
任何 DSA 設(shè)置下都可能出現(xiàn)相位 DNL 峰值。 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分相位誤差 = PhaseOUT(DSA 設(shè)置)- PhaseOUT(DSA 設(shè)置 = 0) |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 條件下匹配,在 25°C 下,隨著 DSA 設(shè)置的變化,通道中位數(shù)改變 | ||
差分相位誤差 = PhaseOUT(DSA 設(shè)置–1)– PhaseOUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分相位誤差 = PhaseOUT(DSA 設(shè)置)- PhaseOUT(DSA 設(shè)置 = 0) |
fDAC = 11796.48MSPS,交錯(cuò)模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS |
fDAC = 8847.36MSPS,直接模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS |
fDAC = 5898.24MSPS,直接模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS,最差通道 |
fDAC = 11796.48MSPS,直接模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS,最差通道 |
fDAC = 8847.36MSPS,直接模式,fCENTER = 0.85GHz,fSPACING = 20MHz,在 0.8GHz 條件下匹配 |
在 2.6GHz 條件下匹配,單音,fDAC = 11.79648GSPS,交錯(cuò)模式,40MHz 偏移,DSA = 0dB |
在 0.8GHz 條件下匹配,單載波 20MHz BW TM1.1 LTE |
在 0.8GHz 條件下匹配,單載波 20MHz BW TM1.1 LTE |
在 0.8GHz 條件下匹配,fDAC = 5898.24GSPS,直接模式 |
在 0.8GHz 條件下匹配,fDAC = 5898.24MSPS,直接模式,標(biāo)準(zhǔn)化為諧波頻率下的輸出功率 |
fDAC = 5898.24MSPS,交錯(cuò)模式,0.8GHz 匹配,包括 PCB 和電纜損耗。ILn = fS/n ± fOUT。 |
fDAC = 5898.24MSPS,交錯(cuò)模式,0.8GHz 匹配,包括 PCB 和電纜損耗。ILn = fS/n ± fOUT。 |
包括 PCB 和電纜損耗,Aout = -0.5dBFS,DSA = 0,0.8GHz 匹配 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分增益誤差 = POUT(DSA 設(shè)置 – 1)– POUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分增益誤差 = POUT(DSA 設(shè)置)- POUT(DSA 設(shè)置 = 0)+ DSA 設(shè)置 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分增益誤差 = POUT(DSA 設(shè)置 – 1)– POUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分增益誤差 = POUT(DSA 設(shè)置)- POUT(DSA 設(shè)置 = 0)+ DSA 設(shè)置 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分相位誤差 = PhaseOUT(DSA 設(shè)置–1)– PhaseOUT(DSA 設(shè)置) |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分相位誤差 = PhaseOUT(DSA 設(shè)置)- PhaseOUT(DSA 設(shè)置 = 0) | ||
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
差分相位誤差 = PhaseOUT(DSA 設(shè)置–1)– PhaseOUT(DSA 設(shè)置)+ 1 |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 下匹配 | ||
積分相位誤差 = PhaseOUT(DSA 設(shè)置)- PhaseOUT(DSA 設(shè)置 = 0) |
fDAC = 5898.24MSPS,交錯(cuò)模式,在 0.8GHz 條件下匹配,POUT = –13dBFS | ||
fDAC = 5898.24MSPS,直接模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS |
fDAC = 11796.48MSPS,交錯(cuò)模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS |
fDAC = 8847.36MSPS,直接模式,fCENTER = 0.85GHz,在 0.8GHz 條件下匹配,單音幅度為 -13dBFS,最差通道 |
fDAC = 5898.24MSPS,直接模式,fCENTER = 0.85GHz,fSPACING = 20MHz,在 0.8GHz 條件下匹配 |
fDAC = 11796.48MSPS,交錯(cuò)模式,fCENTER = 0.85GHz,fSPACING = 20MHz,在 0.8GHz 條件下匹配 |
TM1.1,POUT_RMS = –13dBFS | ||
在 0.8GHz 條件下匹配,單載波 20MHz BW TM1.1 LTE |
在 0.8GHz 條件下匹配,單載波 20MHz BW TM1.1 LTE |
在 0.8GHz 條件下匹配,fDAC = 8847.36GSPS,直接模式 |
在 0.8GHz 條件下匹配,fDAC = 8847.36MSPS,直接模式,標(biāo)準(zhǔn)化為諧波頻率下的輸出功率 |
fDAC = 5898.24MSPS,交錯(cuò)模式,0.8GHz 匹配,包括 PCB 和電纜損耗。ILn = fS/n ± fOUT。 |