ZHCSPC3B May 2021 – July 2025 TCAN11623-Q1 , TCAN11625-Q1
PRODUCTION DATA
TCAN1162x-Q1 在關鍵引腳上有內部上拉電阻和下拉電阻,確保在引腳懸空時出現已知的工作行為。
TXD 引腳上拉至 VIO,如果該引腳懸空,則強制為隱性電平。設計不應依賴這種內部偏置,而應采用失效防護選項。當器件與帶有開漏輸出的 CAN 控制器搭配使用時,需特別小心。器件在 TXD 引腳上實施弱內部上拉電阻。需要特別考慮 CAN FD 數據速率的CAN 位時序要求,并且在使用開漏輸出時應仔細考慮上拉強度。必須使用足夠大的外部上拉電阻,以確保 CAN 控制器的 TXD 輸出為 CAN 器件維持適當的位時序輸入。
如果該端子懸空,nSLP 引腳被弱下拉,強制器件進入低功耗睡眠模式。具體請參閱表 7-2。
終端 | 上拉或下拉 | 注釋 |
---|---|---|
TXD | 上拉 | 將 TXD 弱偏置為隱性,防止總線阻塞或 TXD DTO 觸發(fā) |
nSLP | 下拉 | 將 nSLP 端子弱偏置為低功耗睡眠模式,防止系統(tǒng)功耗過高 |