ZHCAAH1A February 2020 – June 2021 66AK2E05 , 66AK2G12 , 66AK2H06 , 66AK2H12 , 66AK2H14 , 66AK2L06 , TMS320C6652 , TMS320C6654 , TMS320C6655 , TMS320C6657 , TMS320C6670 , TMS320C6671 , TMS320C6672 , TMS320C6674 , TMS320C6678
為了保護(hù)數(shù)據(jù)完整性,DDR3 存儲(chǔ)器控制器支持對(duì)存儲(chǔ)器中 ECC 保護(hù)地址范圍內(nèi)寫入或讀取的數(shù)據(jù)進(jìn)行 ECC。8 位 ECC 是基于 64 位數(shù)據(jù)量計(jì)算的,并對(duì)該數(shù)據(jù)量進(jìn)行單錯(cuò)校正雙錯(cuò)檢測(cè) (SECDED)。系統(tǒng)必須確保從 ECC 保護(hù)區(qū)域發(fā)起的任何突發(fā)訪問均不能跨越至未保護(hù)區(qū)域,反之亦然。
EMIF 中使用的 ECC 算法是行業(yè)標(biāo)準(zhǔn)的海明碼 (72,64) SECDED 算法。
有關(guān) MSMC 中 EDC 實(shí)現(xiàn)的完整詳細(xì)信息,請(qǐng)參閱《KeyStone II 架構(gòu)多核共享存儲(chǔ)器控制器 (MSMC) 用戶指南》 和《KeyStone II 架構(gòu)多核共享存儲(chǔ)器控制器 (MSMC) 用戶指南》。