通過 SMA 連接器上的帶通濾波器和衰減器,將信號發(fā)生器連接到 ADC12DJ5200RFEVM 的 VIN 輸入端。必須使用低噪聲信號發(fā)生器。TI 建議使用帶通濾波器過濾來自發(fā)生器的信號。將信號發(fā)生器配置為 2897MHz、6dBm。
注意:ADC12DJ5200SE 具有集成輸入平衡-非平衡變壓器,無需外部平衡-非平衡變壓器。使用 ADC12DJ5200SEEVM 時,INAP(連接器 J5)應(yīng)該用于通道 A 輸入,INBP(J6) 應(yīng)該用于通道 B 輸入。要應(yīng)用模擬輸入信號,請使用帶通濾波器過濾來自發(fā)生器的信號。將信號發(fā)生器配置為 2897MHz、0dBm。
使用外部時鐘時
- 通過帶通濾波器將信號發(fā)生器連接到 EVM 的 DEVCLK 輸入端。此信號發(fā)生器必須使用低噪聲信號發(fā)生器。TI 建議使用 Trilithic 可調(diào)帶通濾波器過濾來自發(fā)生器的信號。將信號發(fā)生器配置為 0.8GHz 至 5.2GHz 范圍內(nèi)所需的時鐘頻率。為了在使用射頻信號發(fā)生器時獲得最佳性能,CLK SMA 連接器的電源輸入必須為 10dBm(50Ω 時為 2.0Vpp)。信號發(fā)生器必須增加到 10dBm 以上,增加的量等于時鐘信號路徑中的任何額外衰減,例如帶通濾波器的插入損耗。例如,如果濾波器插入損耗為 2dB,則信號發(fā)生器必須設(shè)置為 10dBm + 2dB = 12dBm。
- 將信號發(fā)生器連接到 REF CLK(J17) 處 EVM 的基準(zhǔn)信號輸入。將信號發(fā)生器配置為所需的 (260MHz) 時鐘頻率。將輸出功率設(shè)置為大約 6dBm 至 9dBm。
注: - 參考時鐘頻率可從 ADC12DJ5200EVM GUI 獲取。將 ADC12DJ5200EVM GUI 配置為所需的 JMODE 模式和時鐘速率后,EVM 所需的參考時鐘頻率會顯示在 GUI 的第一頁上,在圖 3-2 中以紅色方形顯示。
- 確保使用通用 10MHz 基準(zhǔn)對 DEVCLK 和參考時鐘源進(jìn)行頻率鎖定,以確保功能正常。如果需要進(jìn)行相干采樣,也可以將輸入信號發(fā)生器鎖頻到其他發(fā)生器。
- 此時請勿打開任何信號發(fā)生器的射頻輸出。
- 在單輸入模式下使用 ADC 時,器件使用 DEVCLK 的兩個邊沿進(jìn)行采樣。