ZHCY189A january 2022 – march 2023 AM67 , AM67A , AM68 , AM68A , AM69A , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
通過監(jiān)控?cái)?shù)據(jù)移動(dòng)和處理器的存儲(chǔ)器架構(gòu),防止在同時(shí)運(yùn)行多個(gè)內(nèi)核時(shí)出現(xiàn)各種內(nèi)核阻塞和延遲,有助于更大限度地提高整體系統(tǒng)性能。
TI 視覺 AI 處理器采用高帶寬總線互連,具有非阻塞基礎(chǔ)結(jié)構(gòu)和大型內(nèi)部存儲(chǔ)器。多個(gè)專用可編程 DMA 引擎以極高的速度自動(dòng)執(zhí)行數(shù)據(jù)移動(dòng)。此設(shè)計(jì)實(shí)現(xiàn)了硬件加速器的高利用率,并顯著節(jié)省了雙倍數(shù)據(jù)速率 (DDR) 帶寬。通過減少 DDR 實(shí)例的數(shù)量,可以降低 DDR 存取消耗的功率,從而降低總體系統(tǒng)功耗。