產(chǎn)品詳情

Sample rate (max) (Msps) 1800, 3600 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 4180 Architecture Folding Interpolating SNR (dB) 58.6 ENOB (Bits) 9.4 SFDR (dB) 73 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1800, 3600 Resolution (Bits) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 4180 Architecture Folding Interpolating SNR (dB) 58.6 ENOB (Bits) 9.4 SFDR (dB) 73 Operating temperature range (°C) -40 to 85 Input buffer Yes
PBGA (NXA) 292 729 mm2 27 x 27
  • Configurable to Either 3.6 GSPS Interleaved or 1.8 GSPS Dual ADC
  • Pin-Compatible with ADC10D1000/1500 and ADC12D1000/1600
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Key Specifications
    • Resolution: 12 Bits
    • Interleaved 3.6 GSPS ADC
      • Noise Floor Density –153.5 dBm/Hz (typ)
      • IMD3 –61 dBFS (typ)
      • Noise Power Ratio 48.5 dB (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 1.75 GHz (typ)
    • Dual 1.8 GSPS ADC, Fin = 125MHz
      • ENOB: 9.4 (typ)
      • SNR 58.5 dB (typ)
      • SFDR 73 dBc (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 2.8 GHz (typ)
  • Configurable to Either 3.6 GSPS Interleaved or 1.8 GSPS Dual ADC
  • Pin-Compatible with ADC10D1000/1500 and ADC12D1000/1600
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Key Specifications
    • Resolution: 12 Bits
    • Interleaved 3.6 GSPS ADC
      • Noise Floor Density –153.5 dBm/Hz (typ)
      • IMD3 –61 dBFS (typ)
      • Noise Power Ratio 48.5 dB (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 1.75 GHz (typ)
    • Dual 1.8 GSPS ADC, Fin = 125MHz
      • ENOB: 9.4 (typ)
      • SNR 58.5 dB (typ)
      • SFDR 73 dBc (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 2.8 GHz (typ)

The 12-bit, 3.6 GSPS ADC12D1800 is the latest advance in TI’s Ultra-High-Speed ADC family and builds upon the features, architecture and functionality of the 10-bit GHz family of ADCs.

The ADC12D1800 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage.

The product is packaged in a leaded or lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of –40°C to +85°C.

To achieve full rated performance for fCLK > 1.6 GHz, write the maximum power settings one time to Register 6h through the serial interface; see Section 5.6.1 for more information.

The 12-bit, 3.6 GSPS ADC12D1800 is the latest advance in TI’s Ultra-High-Speed ADC family and builds upon the features, architecture and functionality of the 10-bit GHz family of ADCs.

The ADC12D1800 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage.

The product is packaged in a leaded or lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of –40°C to +85°C.

To achieve full rated performance for fCLK > 1.6 GHz, write the maximum power settings one time to Register 6h through the serial interface; see Section 5.6.1 for more information.

下載 觀看帶字幕的視頻 視頻

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 9
類型 標(biāo)題 下載最新的英語版本 日期
* 數(shù)據(jù)表 ADC12D1800 12-Bit, Single 3.6 GSPS Ultra High-Speed ADC 數(shù)據(jù)表 (Rev. Q) PDF | HTML 2017年 5月 17日
應(yīng)用手冊 AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature (Rev. G) 2017年 2月 3日
應(yīng)用手冊 Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013年 12月 9日
應(yīng)用手冊 AN-2128 ADC1xD1x00 Pin Compatibility (Rev. C) 2013年 5月 1日
用戶指南 Schematic and Layout Recommendations for the GSPS ADC 2013年 4月 29日
應(yīng)用手冊 AN-2177 Using the LMH6554 as a ADC Driver (Rev. A) 2013年 4月 26日
應(yīng)用手冊 From Sample Instant to Data Output: Understanding Latency in the GSPS ADC 2012年 12月 18日
產(chǎn)品概述 ADC12D1x00 12-bit ADC Family: Ultra High-Speed 12-bit ADCs up to 3.6 GSPS 2012年 5月 16日
用戶指南 12-Bit, Dual 1.6/1.8 GSPS or Single 3.2/3.6 GSPS Ref Bd User Guide 2012年 1月 25日

設(shè)計和開發(fā)

如需其他信息或資源,請點擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。

評估板

ADC-LD-BB — ADC 低失真不平衡變壓器板

One ADC-LD-BB board is included in the hardware kit with the GSPS analog-to-digital converter (ADC) reference boards. Since the analog inputs to the ADC1xDxx00RB are differential and most signal sources are single ended, these balun boards are generally used to achieve (...)

用戶指南: PDF
TI.com 上無現(xiàn)貨
評估板

ABACO-3P-FMC160 — Abaco Systems? 模擬單通道寬帶輸入/輸出 ADC/DAC FPGA 夾層卡

Abaco FMC160 提供一個 12 位 3.6GSPS 模數(shù)轉(zhuǎn)換器 (ADC) 和一個 14 位 5.7GSPS 數(shù)模轉(zhuǎn)換器 (DAC)。該模塊的亮點是德州儀器 (TI) 的 ADC12D1800 雙通道、12 位、1.6GSPS 模數(shù)轉(zhuǎn)換器 (ADC),該 ADC 安裝在帶有 FPGA 夾層卡 (FMC) 連接器的子卡上,采用低壓差分信號 (LVDS) 數(shù)據(jù)轉(zhuǎn)換器數(shù)字接口。

FMC160 在機(jī)械和電氣方面符合 FMC 標(biāo)準(zhǔn) (ANSI/VITA 57.1)。該卡通過標(biāo)準(zhǔn)高引腳數(shù) (HPC) 連接器連接到 FPGA 承載卡。模擬信號通過交流耦合方式連接到前面板上的 MMCX 或 SSMC (...)

來源:Abaco Systems
支持軟件

WAVEVISION5 WaveVision 5 Software

WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)

支持的產(chǎn)品和硬件

支持的產(chǎn)品和硬件

產(chǎn)品
高速 ADC (≥10 MSPS)
ADC08D1020 8 位、雙路 1.0GSPS 或單路 2.0GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC08D1520 8 位、雙通道 1.5GSPS 或單通道 3.0GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC10D1000 10 位、雙通道 1.0GSPS 或單通道 2.0GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC10D1500 10 位、雙通道 1.5GSPS 或單通道 3.0GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC10DV200 雙通道、10 位、200MSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1000 12 位、雙通道 1.0GSPS 或單通道 2.0GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1000RF 12 位、雙通道 1.0GSPS 或單通道 2.0GSPS 射頻采樣模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1600 12 位、雙通道 1.6GSPS 或單通道 3.2GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1600RF 12 位雙通道 1.6GSPS 或單通道 3.2GSPS 射頻采樣模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1800 12 位、雙通道 1.8GSPS 或單通道 3.6GSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC12D1800RF 12 位、雙通道 1.8GSPS 或單通道 3.6GSPS、射頻采樣模數(shù)轉(zhuǎn)換器 (ADC) ADC12D500RF 12 位、雙通道 500MSPS 或單通道 1.0GSPS 射頻采樣模數(shù)轉(zhuǎn)換器 (ADC) ADC12D800RF 12 位、雙通道 800MSPS 或單通道 1.6GSPS 射頻采樣模數(shù)轉(zhuǎn)換器 (ADC) ADC14DC080 雙通道、14 位、80MSPS、1.0GHz 輸入帶寬模數(shù)轉(zhuǎn)換器 (ADC) ADC16DV160 雙通道、16 位、160MSPS 模數(shù)轉(zhuǎn)換器 (ADC) ADC16V130 16 位、130MSPS 模數(shù)轉(zhuǎn)換器 (ADC)
硬件開發(fā)
評估板
ADC12D1600RB 12 位雙路 1.6/1.8 GSPS 或單路 3.2/3.6 GSPS A/D 轉(zhuǎn)換器參考板 LM98640CVAL 具有 LVDS 輸出的雙通道、14 位、40 MSPS 模擬前端 WAVEVSN-BRD-5.1 WaveVision 5 數(shù)據(jù)捕獲板(5.1 版)
軟件
應(yīng)用軟件和框架
WAVEVISION5 Data Acquisition and Analysis Software
仿真模型

ADC12D1000 IBIS Model

SNAM014.ZIP (41 KB) - IBIS Model
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設(shè)計和仿真環(huán)境。此功能齊全的設(shè)計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?

在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
參考設(shè)計

TIDA-00113 — 在單通道模式或雙通道模式下針對高帶寬應(yīng)用驅(qū)動 GSPS ADC

該設(shè)計旨在幫助系統(tǒng)設(shè)計人員權(quán)衡利弊,推動具有每秒千兆取樣率的 ADC(采用平衡-非平衡變壓器配置)在帶寬應(yīng)用中的應(yīng)用,并對該實施過程進(jìn)行優(yōu)化。需考慮的權(quán)衡因素包括平衡-非平衡變壓器的結(jié)構(gòu)、插入損耗、動態(tài)性能、可配置性和實施的簡便性。拓?fù)浜筒季衷趦?yōu)化系統(tǒng)性能的過程中尤為重要,這也正是這些設(shè)計能夠有助于縮短設(shè)計周期的原因所在。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-00479 — GSPS ADC 的最理想時鐘源參考設(shè)計

ADC12D1600RFRB 參考設(shè)計提供了展示高速數(shù)字轉(zhuǎn)換器應(yīng)用(其中整合了時鐘、電源管理和信號處理)的平臺。此參考設(shè)計利用 1.6 GSPS ADC12D1600RF 器件、板載 FPGA Xilinx Virtex 4 和高性能時鐘合成器 LMX2531 來滿足 9 位 ENOB 高速數(shù)字轉(zhuǎn)換器的系統(tǒng)要求。
設(shè)計指南: PDF
原理圖: PDF
參考設(shè)計

TIDA-00071 — 每秒千兆次采樣 (GSPS) ADC 的原理圖和布局建議

此參考設(shè)計為系統(tǒng)中采用 GSPS ADC 的系統(tǒng)設(shè)計人員提供了原理圖和布局參考。將此參考設(shè)計與數(shù)據(jù)表結(jié)合使用 — 數(shù)據(jù)表始終具有最終權(quán)威性。另外, ADC1xDxxxx(RF)RB 參考板提供有用的參考設(shè)計。產(chǎn)品網(wǎng)頁上或“TI 設(shè)計”中提供了此參考板的所有設(shè)計源文件以及用于 ADC 的 CAD/CAE 符號,可進(jìn)行下載。在本文檔中,ADC 或 GSPS ADC 指代 (...)
用戶指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
PBGA (NXA) 292 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計。

支持和培訓(xùn)

視頻