ZHCSV46J July 2007 – June 2025 CDCE925 , CDCEL925
PRODUCTION DATA
在給定的輸入頻率 (?IN) 下,CDCEx925 的輸出頻率 (?OUT) 通過 方程式 1 計(jì)算。
其中
每個 PLL 的目標(biāo) VCO 頻率 (?VCO) 通過 方程式 2 計(jì)算。
PLL 在內(nèi)部作為分?jǐn)?shù)分頻器運(yùn)行,需要以下倍頻器/分頻器設(shè)置:
其中
示例: | |||
對于 ?IN = 27MHz;M = 1;N = 4; Pdiv = 2; | 對于 ?IN = 27MHz;M = 2;N = 11; Pdiv = 2; | ||
→ | fOUT = 54MHz | → | fOUT = 74.25MHz |
→ | fVCO = 108MHz | → | fVCO = 148.50MHz |
→ | P = 4 – int(log24) = 4 – 2 = 2 | → | P = 4 – int(log25.5) = 4 – 2 = 2 |
→ | N′’ = 4 × 22 = 16 | → | N′’ = 11 × 22 = 44 |
→ | Q = int(16) = 16 | → | Q = int(22) = 22 |
→ | R = 16 – 16 = 0 | → | R = 44 – 44 = 0 |
使用 TI Pro-Clock 軟件時會自動計(jì)算 P、Q、R 和 N' 的值。