ZHCSWO8 August 2024 TLV1H103-SEP
PRODUCTION DATA
由于比較器的高開環(huán)增益,存在很小的輸入差分電壓帶,在該電壓帶中,輸出可以在“邏輯高電平”和“邏輯低電平”狀態(tài)之間來回切換。對(duì)于上升和下降時(shí)間較慢的輸入或噪聲過大的系統(tǒng),這可能會(huì)導(dǎo)致設(shè)計(jì)難題。通過向比較器添加遲滯,可以克服這些挑戰(zhàn)。
TLV1H103-SEP 具有一個(gè) LE/HYS 引腳,可用于增加比較器的內(nèi)部遲滯。要更改比較器的內(nèi)部遲滯,請(qǐng)按調(diào)節(jié)遲滯圖所示在 LE/HYS 引腳和 VEE 之間連接單個(gè)電阻器。下面提供了遲滯與電阻之間的關(guān)系曲線,為設(shè)置所需遲滯量提供指導(dǎo)。
為了提供可調(diào)遲滯,可以在 LE/HYST 引腳上強(qiáng)制施加 0.7V 至 1.2V 的外部電壓(例如來自 DAC)如圖 7-2 和圖 7-4 所示。LE/HYST 引腳可在內(nèi)部等效為 40k 電阻器與 1.25V 電源串聯(lián)并連接到 VEE,因此任何驅(qū)動(dòng)電路都必須能夠提供高達(dá) 32uA 的灌電流。請(qǐng)注意,當(dāng) LE/HYST ≤ 400mV 時(shí),該輸出會(huì)進(jìn)入鎖存狀態(tài),而當(dāng) ≥ 1.25V 時(shí),該輸出會(huì)進(jìn)入關(guān)斷狀態(tài)。