ZHCSH61R October 2017 – November 2021 TLV9001 , TLV9002 , TLV9004
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
TLV9001S、TLV9002S 和 TLV9004S 器件具有 SHDN 引腳,可禁用運(yùn)算放大器,將其置于低功耗待機(jī)模式。在此模式下,運(yùn)算放大器消耗的電流通常低于 1μA。SHDN 引腳為低電平有效,這意味著當(dāng) SHDN 引腳的輸入為有效邏輯低電平時(shí)啟用關(guān)斷模式。
SHDN 引腳以運(yùn)算放大器的負(fù)電源電壓為基準(zhǔn)。關(guān)斷特性的閾值在 620mV(典型值)左右,且不隨電源電壓的變化而變化。開(kāi)關(guān)閾值中包含了遲滯,以確保順暢的開(kāi)關(guān)特性。為了確保最佳的關(guān)斷行為,應(yīng)通過(guò)有效邏輯信號(hào)驅(qū)動(dòng) SHDN 引腳。有效邏輯低電平被定義為 V– 和 V– + 0.2V 之間的電壓。有效邏輯高電平被定義為 V– + 1.2 V 和 V+ 之間的電壓。關(guān)斷引腳電路包括上拉電阻器,如果不驅(qū)動(dòng),上拉電阻器會(huì)固有地將引腳電壓拉至正電源軌。因此,若要啟用放大器,SHDN 引腳應(yīng)該保持懸空或被驅(qū)動(dòng)至有效邏輯高電平。若要禁用放大器,必須將 SHDN 引腳驅(qū)動(dòng)至有效邏輯低電平。雖然我們強(qiáng)烈建議將關(guān)斷引腳連接到有效的高電壓或低電壓或者將其驅(qū)動(dòng),但我們已提供連接到 VCC 的上拉電阻器。SHDN 引腳允許的最大電壓為 (V+) + 0.5V。超過(guò)此電壓水平器件將損壞。
SHDN 引腳為高阻抗 CMOS 輸入。雙通道運(yùn)算放大器版本是獨(dú)立控制的,而四通道運(yùn)算放大器版本是采用邏輯輸入成對(duì)控制的。對(duì)于電池供電的應(yīng)用,這種特性可用于大幅降低平均電流并延長(zhǎng)電池使用壽命。所有通道全部關(guān)斷時(shí),啟用時(shí)間為 70μs;禁用時(shí)間為 4μs。禁用時(shí),輸出呈現(xiàn)高阻抗?fàn)顟B(tài)。該架構(gòu)允許將 TLV9002S 和 TLV9004S 作為門(mén)控放大器使用(或?qū)⑵骷敵龆嗦窂?fù)用到公共模擬輸出總線(xiàn)上)。關(guān)斷時(shí)間 (tOFF) 取決于負(fù)載條件,并隨負(fù)載電阻的增加而增加。為了確保在特定的關(guān)斷時(shí)間內(nèi)關(guān)斷(禁用),指定的 10kΩ 負(fù)載需加載到中間電源 (VS/2)。如果在沒(méi)有負(fù)載的情況下使用 TLV9001S、TLV9002S 或 TLV9004S,則產(chǎn)生的關(guān)斷時(shí)間會(huì)顯著增加。