ZHCABN2 February 2022 UCC14240-Q1
UCC14240-Q1 輸入和輸出高頻去耦電容應(yīng)由一個(gè) 2.2μF 陶瓷電容和一個(gè) 0.1μF 陶瓷電容并聯(lián)組成,如圖 7-1 和圖 7-2 所示。0.1μF 電容器應(yīng)放置在最靠近 IC 引腳的位置,并且兩個(gè)電容器的額定電壓應(yīng)至少為所施加電壓的 1.5 倍或最小額定電壓 35V。UCC14240-Q1 反饋電阻分壓器需要 330pF 高頻陶瓷旁路電容與下電阻并聯(lián)。如圖 4-1 至圖 6-1 的原理圖所示,330pF 旁路電容器應(yīng)在 FBVDD (U1-34) 與 VEEA (U1-35) 和 FBVEE (U1-33) 與 VEEA (U1-35) 之間盡可能相互靠近放置。
圖 7-1 和圖 7-2 所示的電路顯示了 IGBT 導(dǎo)通期間的拉電流和關(guān)斷期間的灌電流。UCC14240-Q1 為 UCC21732-Q1、±10A 隔離式 SiC/IGBT 柵極驅(qū)動(dòng)器提供正負(fù)雙偏置電壓,驅(qū)動(dòng)一個(gè) 總柵極電荷為 1.75μC 的IGBT。圖表已經(jīng)過(guò)簡(jiǎn)化以突出 CVDD 和 CVEE 的功能和選型。CVDD 和 CVEE 是與柵極驅(qū)動(dòng)器相關(guān)的電容器,但在使用圖 5-1 所示的雙路 VDD/VEE 輸出電壓配置時(shí),也會(huì)對(duì) UCC14240-Q1 的性能產(chǎn)生深遠(yuǎn)影響。
CVDD 是 UCC21732-Q1 VDD 大容量電容器在導(dǎo)通期間為 Q1 提供所需的電荷,應(yīng)放在盡可能靠近柵極驅(qū)動(dòng)器引腳的位置。由 ISRC 從 CVDD 消耗的總電荷必須在每個(gè)開(kāi)關(guān)周期由 IDD 補(bǔ)充。以 IGBT 的開(kāi)關(guān)頻率消耗和補(bǔ)充 CVDD 中的電荷,會(huì)導(dǎo)致 CVDD 上產(chǎn)生不可避免的紋波電壓變化。由于總電荷由 CVDD 和 CVEE 的串聯(lián)組合提供,假設(shè)所需的紋波電壓限制為 ΔV=500mVPP,則所需的總電容可由Equation10 確定,其中,電容越高,紋波電壓越低。
根據(jù) 1.75μC 的 IGBT 柵極電荷所需的等效電容 CG 與Equation11 所需的電容相比要小得多。因此,3.5μF>>87.5nF 驗(yàn)證了維持所需紋波電壓所需的電容始終高于 SiC/IGBT 所需的 CG。
在導(dǎo)通期間,IGBT 需要從 CVDD 獲取一定量的電力,從而與 UCC14240-Q1 傳輸?shù)碾娏肯嗟?,?a xmlns:opentopic="http://www.idiominc.com/opentopic" class="xref" href="#GUID-DB67711B-50B9-48A0-B8D3-BB711457159F">Equation12 所示:
在關(guān)斷期間,存儲(chǔ)在 IGBT 柵極電容中的總電荷通過(guò)應(yīng)用與 IGBT 并聯(lián)的 CVEE (-5V))而被移除。關(guān)斷期間,從 CVEE 移除的電荷也必須通過(guò) UCC14240-Q1 補(bǔ)充和提供,并由Equation13 計(jì)算得出:
由于開(kāi)關(guān)事件,所需的總動(dòng)態(tài)功率是Equation12 和Equation13 的和:
根據(jù) UCC21732-Q1 數(shù)據(jù)表,使用 5.9mA 的最大 IQ_VDD 來(lái)計(jì)算靜態(tài)電流消耗所需的功率:
根據(jù)Equation16,將 PSW 與 PIQ 結(jié)合即可得所需的總偏置功率如下:
應(yīng)使用Equation16 的結(jié)果來(lái)驗(yàn)證所需的功率小于在高達(dá) 105°C 環(huán)境溫度下的最大 UCC14240-Q1 功率 1.5W。在本示例中,結(jié)果為 847.5mW<1.5W。
Equation10 可以改寫(xiě)為:
CVDD、CVEE 電容分壓器的第二項(xiàng)功能是根據(jù)負(fù) VEE 電壓相對(duì)于正 VDD 電壓的期望值來(lái)平衡中點(diǎn) COM 電壓。由 CVDD 和 CVEE 組成的分壓器會(huì)得到:
將Equation17 設(shè)為與Equation18 相等并求解 CVDD 會(huì)得到:
CVDD=4.67μF,然后可使用該電容求解 Equation20中的 CVEE。
值得重申的是,CVDD 和 CVEE 是 VDD 和 VEE 相對(duì)于 COM 所需的最小總電容值。添加適當(dāng)?shù)慕殿~并選擇大于所示最小計(jì)算結(jié)果的標(biāo)準(zhǔn)元件值,然后進(jìn)行調(diào)整以保持正確的 CVDD 與 CVEE 比值(根據(jù)Equation20)。一旦選擇了值,現(xiàn)在可以將 CVDD 和 CVEE 代入Equation10 和Equation19,以驗(yàn)證所選電容器值是否滿足所需的 ΔV、紋波電壓以及設(shè)置由Equation19 確定的正確中點(diǎn)電壓??赡苡斜匾褂貌煌娙萜髟档牟⒙?lián)組合來(lái)獲得所需的比率。
降低紋波電壓、VCE 下降電壓或提高動(dòng)態(tài)柵極驅(qū)動(dòng)性能是增大 CVDD 電容值的幾個(gè)可能原因。為了保持正確的 CVDD 與 CVEE 電容分壓比(本例中為 3:1),重要的是調(diào)整 CVEE 電容值以匹配引入到 CVDD 電容值的任何變化。CVDD 電容器的額定電壓應(yīng)為 35V 或更高,但 CVEE 電容器的額定電壓可以較低,適當(dāng)降低額定電壓以處理大約 1.5x 的 VEE。CVDD 和 CVEE 應(yīng)為具有 X7R 或更優(yōu)電介質(zhì)的陶瓷表面貼裝電容器,并符合 AEC-Q200 標(biāo)準(zhǔn),可滿足應(yīng)用的預(yù)期溫度要求。如果想要達(dá)到所需的最小電容,應(yīng)特別注意所施加的直流電壓與電容器額定工作電壓、溫度、容差和電介質(zhì)類型的關(guān)系,如圖 7-3 至圖 7-5 所示。要實(shí)現(xiàn)最佳的偏置和柵極驅(qū)動(dòng)器性能,需要在所有電氣和環(huán)境運(yùn)行條件下滿足最小計(jì)算電容。