ZHCAED7B August 2024 – May 2025 LMK6C
在大多數(shù)應(yīng)用中,F(xiàn)PD-Link 器件需要使用外部 REFCLK,通常為 25MHz 或 27MHz LVCMOS。對于該實驗,一個 LVCMOS 振蕩器為兩個 DS90UB971 串行器和 US90UB9702 解串器對生成了 REFCLK 信號。REFCLK 通過 CDC6C BAW 振蕩器生成,并在多負載板上使用布線 3 扇出到兩個 FPD-Link 串行器/解串器對(扇出到 2 個負載,2 英寸的布線長度,在振蕩器附近拆分)。較小的測試板用于額外增加 2 英寸的布線長度,總共 4 英寸。在兩個 DS90UB9702 EVM 上,SMA 轉(zhuǎn) 2 引腳母接頭電纜將多負載板與外部 REFCLK 接頭連接了起來。
由于兩個 FPD-Link 串行器/解串器對共享一個 REFCLK,因此建立鏈路不會出現(xiàn)任何錯誤。執(zhí)行眼圖張開度裕量 (EOM) 測試以確保每個對都生成穩(wěn)定的鏈路。兩個 DS90UB971/9702 對能夠在一系列 EQ 設(shè)置中與共享的 REFCLK 信號同時保持鏈路。此測試可確認在某些應(yīng)用中,這可以針對單個 LVCMOS 振蕩器驅(qū)動多個負載。