ZHCUAU5A March 2023 – May 2025 AM68 , AM68A , AM69A , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VP-Q1 , TDA4VPE-Q1 , TPS6594-Q1
這些設(shè)置詳細說明了 GPIO 電源軌的默認配置。所有這些設(shè)置都可以在啟動后通過 I2C 進行更改。請注意,GPIOx_SEL 字段的內(nèi)容決定了 GPIOx_CONF 和 GPIO_OUT_x 寄存器中的哪些其他字段是適用的。若要了解適用于每個 GPIOx_SEL 選項的 NVM 字段,請參閱 TPS6594-Q1 數(shù)據(jù)表中的數(shù)字信號說明 部分。
寄存器名稱 | 字段名稱 | TPS6594 | |
---|---|---|---|
值 | 說明 | ||
GPIO1_CONF | GPIO1_OD | 0x0 | 推挽輸出 |
GPIO1_DIR | 0x0 | 輸入 | |
GPIO1_SEL | 0x1 | SCL_I2C2/CS_SPI | |
GPIO1_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO1_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO1_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
GPIO2_CONF | GPIO2_OD | 0x0 | 推挽輸出 |
GPIO2_DIR | 0x0 | 輸入 | |
GPIO2_SEL | 0x2 | SDA_I2C2/SDO_SPI | |
GPIO2_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO2_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO2_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
GPIO3_CONF | GPIO3_OD | 0x0 | 推挽輸出 |
GPIO3_DIR | 0x0 | 輸入 | |
GPIO3_SEL | 0x2 | NERR_SOC | |
GPIO3_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO3_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO3_DEGLITCH_EN | 0x1 | 8μs 抗尖峰脈沖時間。 | |
GPIO4_CONF | GPIO4_OD | 0x0 | 推挽輸出 |
GPIO4_DIR | 0x0 | 輸入 | |
GPIO4_SEL | 0x6 | LP_WKUP1 | |
GPIO4_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO4_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO4_DEGLITCH_EN | 0x1 | 8μs 抗尖峰脈沖時間。 | |
GPIO5_CONF | GPIO5_OD | 0x0 | 推挽輸出 |
GPIO5_DIR | 0x1 | 輸出 | |
GPIO5_SEL | 0x0 | GPIO5 | |
GPIO5_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO5_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO5_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
GPIO6_CONF | GPIO6_OD | 0x1 | 開漏輸出 |
GPIO6_DIR | 0x1 | 輸出 | |
GPIO6_SEL | 0x0 | GPIO6 | |
GPIO6_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO6_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO6_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
GPIO7_CONF | GPIO7_OD | 0x0 | 推挽輸出 |
GPIO7_DIR | 0x0 | 輸入 | |
GPIO7_SEL | 0x1 | NERR_MCU | |
GPIO7_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO7_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO7_DEGLITCH_EN | 0x1 | 8μs 抗尖峰脈沖時間。 | |
GPIO8_CONF | GPIO8_OD | 0x0 | 推挽輸出 |
GPIO8_DIR | 0x0 | 輸入 | |
GPIO8_SEL | 0x0 | GPIO8 | |
GPIO8_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO8_PU_PD_EN | 0x1 | 啟用;上拉/下拉電阻。 | |
GPIO8_DEGLITCH_EN | 0x1 | 8μs 抗尖峰脈沖時間。 | |
GPIO9_CONF | GPIO9_OD | 0x0 | 推挽輸出 |
GPIO9_DIR | 0x0 | 輸入 | |
GPIO9_SEL | 0x2 | DISABLE_WDOG | |
GPIO9_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO9_PU_PD_EN | 0x1 | 啟用;上拉/下拉電阻。 | |
GPIO9_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
GPIO10_CONF | GPIO10_OD | 0x0 | 推挽輸出 |
GPIO10_DIR | 0x0 | 輸入 | |
GPIO10_SEL | 0x0 | GPIO10 | |
GPIO10_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO10_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO10_DEGLITCH_EN | 0x1 | 8μs 抗尖峰脈沖時間。 | |
GPIO11_CONF | GPIO11_OD | 0x1 | 開漏輸出 |
GPIO11_DIR | 0x1 | 輸出 | |
GPIO11_SEL | 0x2 | NRSTOUT_SOC | |
GPIO11_PU_SEL | 0x0 | 選中下拉電阻 | |
GPIO11_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
GPIO11_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
NPWRON_CONF | NPWRON_SEL | 0x0 | ENABLE |
ENABLE_PU_SEL | 0x0 | 選中下拉電阻 | |
ENABLE_PU_PD_EN | 0x0 | 禁用;上拉/下拉電阻。 | |
ENABLE_DEGLITCH_EN | 0x0 | 無抗尖峰脈沖,僅同步。 | |
ENABLE_POL | 0x0 | 高電平有效 | |
NRSTOUT_OD | 0x1 | 開漏輸出 | |
GPIO_OUT_1 | GPIO1_OUT | 0x0 | 低 |
GPIO2_OUT | 0x0 | 低 | |
GPIO3_OUT | 0x0 | 低 | |
GPIO4_OUT | 0x0 | 低 | |
GPIO5_OUT | 0x0 | 低 | |
GPIO6_OUT | 0x0 | 低 | |
GPIO7_OUT | 0x0 | 低 | |
GPIO8_OUT | 0x0 | 低 | |
GPIO_OUT_2 | GPIO9_OUT | 0x0 | 低 |
GPIO10_OUT | 0x0 | 低 | |
GPIO11_OUT | 0x0 | 低 |