ZHCUAU5A March 2023 – May 2025 AM68 , AM68A , AM69 , AM69A , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VP-Q1 , TDA4VPE-Q1 , TPS6594-Q1
當(dāng) TPS6594133A 上的 ENABLE 引腳變?yōu)楦唠娖剑ㄉ仙赜|發(fā))時(shí),NVM 的默認(rèn)配置會(huì)將 PMIC 轉(zhuǎn)換為運(yùn)行狀態(tài)。nINT 引腳會(huì)變?yōu)楦唠娖?,以?MCU 指示 PMIC 中發(fā)生了中斷。在正常上電序列后,中斷為 ENABLE_INT 和 BIST_PASS_INT。ENABLE_INT 會(huì)禁止 PMIC 處理表 5-1 中優(yōu)先級(jí)低于“開(kāi)啟請(qǐng)求”的任何觸發(fā)條件。即使 NSLEEP1 和 NSLEEP2 位都被清零,PMIC 也會(huì)處于運(yùn)行狀態(tài),原因就在于阻止了較低優(yōu)先級(jí)觸發(fā)條件。在 ENABLE_INT 被清零后,狀態(tài)由 表 6-2 定義。以下各節(jié)介紹了用于在不同狀態(tài)之間轉(zhuǎn)換的 I2C 命令。
NSLEEP1 | NSLEEP2 | I2C_7 | I2C_5 | 狀態(tài) |
---|---|---|---|---|
1 | 1 | 不適用 | 不適用 | 運(yùn)行 |
0 | 1 | 1 | 不適用 | 僅 MCU,具有 DDR 保持功能 |
0 | 1 | 0 | 不適用 | 僅 MCU,無(wú) DDR 保持功能 |
無(wú)關(guān)位 | 0 | 1 | 不適用 | DDR 保持 |
0 | 不適用 | 1 | GPIO 保持 |