ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
CLKIN_P 和 CLKIN_N 引腳的時(shí)鐘輸入必須為交流耦合。對(duì)于單端時(shí)鐘輸入,在 CLKIN_N 引腳處提供輸入,可實(shí)現(xiàn)出色的相位噪聲性能。
根據(jù)器件內(nèi)部架構(gòu),為了獲得出色的器件性能,需要在引腳 CLKIN_P 和 CLKIN_N 之間設(shè)置電壓偏移。要產(chǎn)生偏移,必須使用外部電阻器對(duì) CLKIN_P 和 CLKIN_N 引腳進(jìn)行偏置。偏置網(wǎng)絡(luò)電路應(yīng)如下所示。推薦的電阻值為 R2 = 9.5k、R3 = 7.5K,R1 和 R4 不組裝電阻。