ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
該器件具有高頻率能力、極低的抖動(dòng)和可編程時(shí)鐘輸入和輸出延遲,可在不降低信噪比的情況下,很好地對(duì)高精度、高頻數(shù)據(jù)轉(zhuǎn)換器進(jìn)行時(shí)鐘控制。4 個(gè)高頻時(shí)鐘輸出中的每一個(gè)輸出以及具有更大分頻器范圍的附加 LOGICLK 輸出,都配有一個(gè) SYSREF 輸出時(shí)鐘信號(hào)。JESD204B/C 接口的 SYSREF 信號(hào)可以在內(nèi)部生成,也可以作為輸入傳入,并重新與器件時(shí)鐘同步。高頻時(shí)鐘輸入路徑和各個(gè)時(shí)鐘輸出路徑上具有無(wú)噪聲延遲調(diào)節(jié),可確保多通道系統(tǒng)中的時(shí)鐘具有低偏移。對(duì)于數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘應(yīng)用,務(wù)必使時(shí)鐘的抖動(dòng)小于數(shù)據(jù)轉(zhuǎn)換器的孔徑抖動(dòng)。在需要對(duì) 4 個(gè)以上數(shù)據(jù)轉(zhuǎn)換器進(jìn)行時(shí)鐘控制的應(yīng)用中,可以使用多個(gè)器件開(kāi)發(fā)各種級(jí)聯(lián)架構(gòu),用于分配所需的所有高頻時(shí)鐘和 SYSREF 信號(hào)。該器件可與超低噪聲基準(zhǔn)時(shí)鐘源相結(jié)合,是時(shí)鐘控制型數(shù)據(jù)轉(zhuǎn)換器的典型設(shè)計(jì),尤其是在 3GHz 以上采樣時(shí)。