ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
參數(shù) | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | ||
---|---|---|---|---|---|---|---|
電流消耗 | |||||||
ICC | 電源電流 (1) | 已上電,所有時(shí)鐘輸出和 SYSREF 均開啟 | 1130 | mA | |||
已上電,所有時(shí)鐘輸出均開啟,所有 SYSREF 均關(guān)閉 | 700 | ||||||
已上電,所有時(shí)鐘輸出和 SYSREF 均關(guān)閉 | 370 | ||||||
已斷電 | 13.5 | ||||||
IADD | 附加輸出電流 | OUTx_PWR = 6 | 64 | mA | |||
倍頻器電流 | 分頻,CLK_DIV = 8 | 60 | |||||
倍頻器,CLK_MULT = x8 | 360 | ||||||
SYSREF 電流 | 在 100MHz 下運(yùn)行 生成模式,所有輸出均開啟 |
425 | |||||
LOGICLK 電流 | 啟用了帶有 LOGISYSREF 的 LOGICLK | 85 | |||||
SYSREF | |||||||
fSYSREF | SYSREF 輸出頻率 | 發(fā)生器模式 | 發(fā)生器模式 | 200 | MHz | ||
fSYSREF | SYSREF 輸出頻率 | 中繼器模式 | 中繼器模式 | 100 | MHz | ||
TSYNC | SYNC 信號(hào)所需的脈沖寬度 | Tsync = fCLKIN 的 6xT,fCLKIN = 6GHz | 1000 | ps | |||
Δt | SYSREF 延遲步長 | Δt = SYSREF_DLY_DIV/(508 x fCLKIN), fCLKIN = 12.8GHz | 3 | ps | |||
tRISE | 上升時(shí)間(20% 至 80%) | SYSREFOUT | 45 | ps | |||
LOGISYSREFOUT | CML | 65 | ps | ||||
LVDS | 120 | 175 | ps | ||||
tFALL | 下降時(shí)間(20% 至 80%) | SYSREFOUT | 45 | ps | |||
LOGISYSREFOUT | CML | 65 | ps | ||||
LVDS | 120 | 175 | ps | ||||
VODDIFF | 差分峰峰值輸出電壓 | SYSREFOUT,SYSREFx_PWR = 4,SYSREFx_VCM = 10 | 0.9 | Vpp | |||
LOGISYSREFOUT | CML | 0.9 | Vpp | ||||
LVDS | 0.7 | Vpp | |||||
VSYSREFCM | 共模電壓 | SYSREFOUT | CML SYSREFx_VCM=41,100Ω 差分負(fù)載 |
1.35 | 1.5 | 1.65 | V |
CML SYSREFx_VCM=4, 100Ω 差分負(fù)載 |
0.45 | 0.5 | 0.55 | V | |||
LOGISYSREFOUT | LVDS 100Ω 差分負(fù)載 |
0.75 | 1.4 | V | |||
SYSREFREQ 引腳 | |||||||
VSYSREFIN | 差分峰峰值電壓輸入范圍 | 交流差分電壓 | 0.8 | 2 | Vpp | ||
VSYSREFIN | 單端電壓輸入范圍 | 交流耦合至 SYSREFREQ_P; SYSREFREQ_N 交流耦合至 GND |
交流耦合至 SYSREFREQ_P; SYSREFREQ_N 交流耦合至 GND |
0.6 | 1.7 | Vpp | |
VCM | 輸入共模電壓 | 差分 100Ω 端接,直流耦合 在外部設(shè)置 |
1.2 | 1.3 | 2 | V | |
時(shí)鐘輸入 | |||||||
fIN | 輸入頻率 | 0.3 | 12.8 | GHz | |||
PIN | 輸入功率 | CLKIN_P 或 CLKIN_N 處的單端電源 | 0 | 10 | dBm | ||
?IN | 輸入延遲范圍 | 60 | ps | ||||
ΔIN | 輸入延遲可編程步長 | 1.1 | ps | ||||
時(shí)鐘輸出 | |||||||
fOUT | 輸出頻率 | 2 分頻 | 0.15 | 6.4 | GHz | ||
fOUT | 輸出頻率 | 緩沖器模式 | 0.3 | 12.8 | |||
fOUT | 輸出頻率 | 倍頻器模式 | 6.4 | 12.8 | |||
fOUT | 輸出頻率 | LOGICLK 輸出 | 1 | 800 | MHz | ||
tCAL | 校準(zhǔn)時(shí)間 | 倍頻器校準(zhǔn)時(shí)間 | fIN = 6.4GHz;x2 fSMCLK = 28MHz |
750 | μs | ||
pOUT | 輸出功率 | 單端 | fCLKLOUT = 6GHz OUTx_PWR = 6 |
4.8 | dBm | ||
tRISE | 上升時(shí)間(20% 至 80%) | fCLKOUT = 300MHz | 45 | ps | |||
tFALL | 下降時(shí)間(20% 至 80%) | fCLKOUT = 300MHz | 45 | ps | |||
VLOGICLKCM | 共模電壓 | LOGICLKOUT0 | LVDS | 0.7 | 1.2 | 1.5 | V |
?IN | 輸出延遲范圍 | 55 | ps | ||||
Δ?IN | 輸出延遲可編程步長 | 0.9 | ps | ||||
傳播延遲和偏移 | |||||||
| tSKEW | | 輸出間的偏移幅度 | CLKOUTx 至 CLKOUTy,而非 LOGICLK | 1 | 10 | ps | ||
| tSKEW | | CLKOUT 和 SYSREF 之間的偏移幅度 | SYSREF 連續(xù)/脈沖模式 | SYSREF 延遲發(fā)生器旁路 | 60 | ps | ||
| tSKEW | | CLKOUT 和 SYSREF 之間的偏移幅度 | SYSREF 中繼器重定時(shí)模式 | SYSREF 延遲發(fā)生器旁路 | 100 | ps | ||
ΔtDLY/ΔT | 傳播延遲隨溫度的變化 | 緩沖器模式 | 0.02 | 0.06 | 0.10 | ps/℃ | |
tDLY | 傳播延遲 | 緩沖器模式 | TA = 25°C | 165 | ps | ||
分頻器模式 | 175 | ps | |||||
倍頻器模式 | 155 | ps | |||||
tDLY | 傳播延遲 | 中繼器模式下的 SYSREF 輸出 | TA = 25°C | 185 | ps | ||
噪聲、抖動(dòng)和雜散 | |||||||
σCLKOUT | CLKOUT 附加抖動(dòng) | 附加抖動(dòng)。100Hz 至 100MHz 積分帶寬。 | 緩沖器模式 | 10 | fs、rms | ||
x2 倍頻器 | 21 | ||||||
x3 倍頻器 | 25 | ||||||
x4 倍頻器 | 33 | ||||||
x5 倍頻器 | 35 | ||||||
x6 倍頻器 | 48 | ||||||
x7 倍頻器 | 50 | ||||||
x8 倍頻器 | 60 | ||||||
1/fCLKOUT | 1/f 閃爍噪聲 | 壓擺率 > 8V/ns,fCLK=6GHz | 緩沖器模式 | -154 | dBc/Hz | ||
NFCLKOUT | 本底噪聲 | fOUT = 6.4GHz;fOffset =100MHz | 緩沖器模式 | -159 | dBc/Hz | ||
2 分頻 | -158.5 | ||||||
倍頻器(x2、x3、x4、x5、x6、x7、x8) | -159.5 | ||||||
NFLOGICLK | 本底噪聲 | LOGICLK 輸出,300MHz | CML | -150.5 | dBc/Hz | ||
LVDS | -151.5 | ||||||
H2 | 二次諧波 | 緩沖器模式 fOUT=6.4GHz |
差分 | -25 | dBc | ||
單端 | -15 | ||||||
2 分頻 fOUT=6.4GHz |
單端 | -17 | |||||
H1/M | 輸入時(shí)鐘泄漏雜散 | fOUT = 12GHz(差分) | x2 (fSPUR = 6GHz) | -40 | dBc | ||
fOUT = 12GHz(差分) | x3 (fSPUR = 4GHz) | -40 | |||||
fOUT = 12GHz(差分) | x4 (fSPUR = 3GHz) | -50 | |||||
fOUT = 12GHz(差分) | x6 (fSPUR = 2GHz) | -50 | |||||
fOUT = 10GHz(差分) | x5 (fSPUR = 2GHz) | -50 | |||||
fOUT = 10.5GHz(差分) | x7 (fSPUR = 1.5GHz) | -52 | |||||
fOUT = 12GHz(差分) | x8 (fSPUR = 1.5GHz) | -55 | |||||
Pcrosstalk | LOGICLK 至 CLKOUT | fSPUR = 300MHz(差分) | -70 | dBc | |||
SYSREFOUT 至 CLKOUT | 生成模式 | -70 | dBc | ||||
中繼器模式 | -65 | dBc | |||||
PLEAK | 緩沖器模式下 CLKIN 至 CLKOUT 泄漏 | 差分輸入 | -70 | dBc | |||
數(shù)字接口(SCK、SDI、CS#、MUXOUT) | |||||||
VIH | 高電平輸入電壓 | SCK、SDI、CS# | 1.4 | 3.3 | V | ||
VIL | 低電平輸入電壓 | 0 | 0.4 | ||||
VOH | 高電平輸出電壓 | IOH = 5mA | 1.4 | Vcc | |||
IOH = 0.1mA | 2.2 | Vcc | |||||
VOL | 低電平輸出電壓 | IOL = 5mA | 0.45 | ||||
IIH | 高電平輸入電流 | -42 | 42 | μA | |||
IIL | 低電平輸入電流 | -25 | 25 |