ZHCSYD8 June 2025 DRV8363-Q1
ADVANCE INFORMATION
當(dāng) nSLEEP 引腳為高電平且 VPVDD 電壓大于 VUVLO 電壓時(shí),器件將進(jìn)入運(yùn)行模式。必須在經(jīng)過(guò) tWAKE 時(shí)間之后,器件才能針對(duì)輸入做好準(zhǔn)備。在此模式下,GVDD 穩(wěn)壓器和 AVDD 穩(wěn)壓器處于活動(dòng)狀態(tài)