ZHCABK1A February 2022 – March 2024 ADS1119 , ADS1120 , ADS1120-Q1 , ADS112C04 , ADS112U04 , ADS1130 , ADS1131 , ADS114S06 , ADS114S06B , ADS114S08 , ADS114S08B , ADS1158 , ADS1219 , ADS1220 , ADS122C04 , ADS122U04 , ADS1230 , ADS1231 , ADS1232 , ADS1234 , ADS1235 , ADS1235-Q1 , ADS124S06 , ADS124S08 , ADS1250 , ADS1251 , ADS1252 , ADS1253 , ADS1254 , ADS1255 , ADS1256 , ADS1257 , ADS1258 , ADS1258-EP , ADS1259 , ADS1259-Q1 , ADS125H01 , ADS125H02 , ADS1260 , ADS1260-Q1 , ADS1261 , ADS1261-Q1 , ADS1262 , ADS1263 , ADS127L01 , ADS130E08 , ADS131A02 , ADS131A04 , ADS131E04 , ADS131E06 , ADS131E08 , ADS131E08S , ADS131M02 , ADS131M03 , ADS131M04 , ADS131M06 , ADS131M08
如節(jié) 4.1所述,典型電橋的靈敏度為 1mV/V 至 3mV/V。在如此低的靈敏度情況下,通常需要選擇 VEXCITATION 的最大值以盡可能提高電橋輸出信號(hào)。例如,表 4-1 中的 VEXCITATION 最大值為 15V,電橋靈敏度為 2mV/V,得到的最大電橋輸出信號(hào)為 30mV。這個(gè)電平相對(duì)較低的信號(hào)需要放大以實(shí)現(xiàn)精密測(cè)量。
但是,選擇 VEXCITATION > AVDD 可能需要對(duì)基準(zhǔn)或信號(hào)電壓進(jìn)行電平轉(zhuǎn)換,以符合 ADC 輸入限制,因?yàn)榇蠖鄶?shù) ADC 只支持 AVDD ≤ 5V。在這種情況下,應(yīng)在無增益 ADC 前面使用外部儀表放大器 (INA) 來放大電橋信號(hào),并設(shè)置放大器輸出共模電壓。
當(dāng) VEXCITATION ≤ AVDD 時(shí),選擇具有集成式低噪聲可編程增益放大器 (PGA) 的 ADC 來降低系統(tǒng)噪聲并提高動(dòng)態(tài)范圍。選擇具有集成 PGA 的 ADC 還可簡化信號(hào)鏈并減小 PCB 面積。
以下各小節(jié)詳細(xì)說明了外部 INA 和集成 PGA 的操作和用例。