ZHCY211 December 2024 AMC0106M05 , AMC0106M25 , AMC0136 , AMC0311D , AMC0311S , AMC0386 , AMC0386-Q1 , AMC1100 , AMC1106M05 , AMC1200 , AMC1200-Q1 , AMC1202 , AMC1203 , AMC1204 , AMC1211-Q1 , AMC1300 , AMC1300B-Q1 , AMC1301 , AMC1301-Q1 , AMC1302-Q1 , AMC1303M2510 , AMC1304L25 , AMC1304M25 , AMC1305M25 , AMC1305M25-Q1 , AMC1306M05 , AMC1306M25 , AMC1311 , AMC1311-Q1 , AMC131M03 , AMC1336 , AMC1336-Q1 , AMC1350 , AMC1350-Q1 , AMC23C12 , AMC3301 , AMC3330 , AMC3330-Q1
滿足 MCU 時(shí)序要求的折衷辦法是降低調(diào)制器時(shí)鐘頻率。在本例中,17MHz 的時(shí)鐘頻率即可滿足 MCU 的建立時(shí)間和保持時(shí)間要求。表 27 顯示了計(jì)算出的建立時(shí)間和保持時(shí)間,包括 17MHz 時(shí)鐘頻率下的最小值和最大值。最短建立時(shí)間與 MCU 建立時(shí)間要求之間的裕度為 0ns。這意味著系統(tǒng)中的容差有可能導(dǎo)致程序錯(cuò)誤的數(shù)據(jù)采集。通過進(jìn)一步降低時(shí)鐘頻率,可以在系統(tǒng)中實(shí)現(xiàn)更大的容差裕度,但這會(huì)對(duì)系統(tǒng)性能產(chǎn)生負(fù)面影響。
最短建立時(shí)間 @MCU | 10.0ns |
最長(zhǎng)建立時(shí)間 @MCU | 27.7ns |
最短保持時(shí)間 @MCU | 31.1ns |
最長(zhǎng)保持時(shí)間 @MCU | 48.8ns |