ZHCSR04 September 2023 AMC130M02
PRODUCTION DATA
AMC130M02 包含一個(gè)全局?jǐn)夭J竭x項(xiàng),可將由于內(nèi)部電路不匹配而導(dǎo)致的器件固有偏移誤差和溫漂降低到非常低的水平。當(dāng)通過設(shè)置 GLOBAL_CHOP_CFG 寄存器中的 GC_EN 位啟用全局?jǐn)夭J綍r(shí),器件使用來自輸入極性相反的兩次連續(xù)內(nèi)部轉(zhuǎn)換的轉(zhuǎn)換結(jié)果來抵消器件失調(diào)電壓。轉(zhuǎn)換 n 采用正常輸入極性。然后器件針對(duì)轉(zhuǎn)換 n + 1 反轉(zhuǎn)內(nèi)部輸入極性。兩次連續(xù)轉(zhuǎn)換(n 和 n + 1、n + 1 和 n + 2,依此類推)的平均值產(chǎn)生最終的失調(diào)電壓補(bǔ)償結(jié)果。
圖 8-20 展示了全局?jǐn)夭J綄?shí)現(xiàn)的方框圖。組合的 PGA 和 ADC 內(nèi)部失調(diào)電壓建模為 VOFS。全局?jǐn)夭J絻H降低該器件固有的失調(diào)電壓。連接到模擬輸入的外部電路中的失調(diào)電壓不受全局?jǐn)夭J降挠绊憽?/p>
全局?jǐn)夭J较碌霓D(zhuǎn)換周期與禁用全局?jǐn)夭J綍r(shí)的轉(zhuǎn)換時(shí)間不同 (tDATA = OSR × tMOD)。圖 8-21 展示了使用全局?jǐn)夭J降?ADC 通道的轉(zhuǎn)換時(shí)序。
每次器件交換輸入極性時(shí),數(shù)字濾波器都會(huì)復(fù)位。然后,ADC 始終進(jìn)行三次內(nèi)部轉(zhuǎn)換以生成一個(gè)穩(wěn)定的全局?jǐn)夭ㄞD(zhuǎn)換結(jié)果。
在交換輸入極性后,AMC130M02 在前一個(gè)轉(zhuǎn)換周期結(jié)束和后續(xù)轉(zhuǎn)換周期開始之間提供可編程延遲 (tGC_DLY)。該延遲使外部輸入電路能夠穩(wěn)定下來,因?yàn)閿夭ㄩ_關(guān)直接連接到模擬輸入。GLOBAL_CHOP_CFG 寄存器中的 GC_DLY[3:0] 位配置輸入斬波后的延遲。全局?jǐn)夭ㄑ舆t是按照調(diào)制器時(shí)鐘周期來選擇的,其范圍為 2 至 65,536 個(gè) tMOD。
可以使用方程式 7 來計(jì)算全局?jǐn)夭J较碌挠行мD(zhuǎn)換周期。每次新的全局?jǐn)夭ㄞD(zhuǎn)換對(duì)主機(jī)可用時(shí),都會(huì)生成 DRDY 下降沿。
全局?jǐn)夭J较?span id="btf1zhxxf73" class="ph">所有 ADC 通道的轉(zhuǎn)換過程在以下兩種情況下重新啟動(dòng),以便所有通道同時(shí)開始采樣:
ADC 通道復(fù)位后第一次轉(zhuǎn)換的轉(zhuǎn)換周期比方程式 7 中提到的所有后續(xù)轉(zhuǎn)換的轉(zhuǎn)換周期長(zhǎng)得多,因?yàn)槠骷仨毷紫葓?zhí)行兩次完全穩(wěn)定的內(nèi)部轉(zhuǎn)換并交換輸入極性??梢酝ㄟ^方程式 8 來計(jì)算全局?jǐn)夭J较率状无D(zhuǎn)換的轉(zhuǎn)換周期。
在給定 OSR 下,使用全局?jǐn)夭J娇蓪?a xmlns:opentopic="http://www.idiominc.com/opentopic" class="xref" href="GUID-FA98E397-C72E-4446-85E6-09A703752BA9.html#A_NOISE_TABLE_1549485589_GENTABLE_SECTIONS">表 7-1 中列出的 ADC 噪聲降低為原來的 1/√2,因?yàn)闀?huì)對(duì)兩個(gè)連續(xù)的內(nèi)部轉(zhuǎn)換求平均值以產(chǎn)生一個(gè)全局?jǐn)夭ㄞD(zhuǎn)換結(jié)果。無法在全局?jǐn)夭J较聹y(cè)量直流測(cè)試信號(hào)。
在全局?jǐn)夭J较聲?huì)自動(dòng)禁用相位校準(zhǔn)。