ZHCSR04 September 2023 AMC130M02
PRODUCTION DATA
AMC130M02的每個通道都具有一個集成可編程增益放大器 (PGA),可提供 1、2、4、8、16、32、64 和 128 的增益。所有通道的增益均由 GAIN 寄存器中每個通道的 PGAGAINx[2:0] 位單獨控制。
更改 PGA 增益可調節(jié) ADC 的差分滿量程輸入電壓范圍 (FSR)。方程式 2 描述了 FSR 和增益之間的關系。方程式 2 使用內(nèi)部基準電壓 1.2V 作為比例因子,未考慮基準電壓容差引起的增益誤差。
表 8-1 展示了每個增益設置對應的滿量程范圍。
增益設置 | FSR |
---|---|
1 | ±1.2V |
2 | ±600mV |
4 | ±300mV |
8 | ±150mV |
16 | ±75mV |
32 | ±37.5mV |
64 | ±18.75mV |
128 | ±9.375mV |
PGA 的輸入阻抗決定了 AMC130M02 的輸入阻抗特性。增益設置高達 4 的 PGA 輸入阻抗符合方程式 3,不考慮器件容差和隨溫度的變化。將驅動 AMC130M02 輸入的電路的輸出阻抗降至最低,以獲得最佳的增益誤差、INL 和失真性能。
其中:
默認情況下,NDIV = 2。NDIV 由可編程時鐘分頻器設置,請參閱時鐘和功耗模式 一節(jié)。
對于 8 或更高的 PGA 增益設置,該器件使用輸入預充電緩沖器。這些增益設置下的輸入阻抗非常高。因此,為這些增益設置指定輸入偏置電流更有用。