ZHCAE37A December 2019 – June 2024 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
PCIe 接口原理圖會(huì)有所不同,取決于所實(shí)現(xiàn)的通道數(shù),也取決于基準(zhǔn)時(shí)鐘是在內(nèi)部還是外部生成的。實(shí)現(xiàn)之間的通用連接是簡(jiǎn)單且一致的。圖 2-16 說(shuō)明了單通道通用 RefClk Rx 時(shí)鐘架構(gòu),其中器件生成 RefClk(輸出模式)。
接收數(shù)據(jù)對(duì)上未顯示交流耦合電容器,因?yàn)檫@些電容器通常位于 PCIe 差分對(duì)的發(fā)送端。