ZHCAE37A December 2019 – June 2024 AM67 , AM67A , AM68 , AM68A , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
許多設計修正旨在保持一致的布線阻抗,因此時域反射法 (TDR) 分析是用于評估設計質量的一種重要分析方法。該方法繪制布線的阻抗與其長度之間的函數(shù)關系。這種情況的一個示例如圖 4-1 所示。
如圖 4-1(TDR 圖示例)所示,TDR 圖突出顯示了布線中從一端到另一端的阻抗不連續(xù)性。此方法依賴于來自布線遠端的反射波形。由于存在往返時間,圖中對應于布線中特定點的延遲實際上相當于該點到源的距離的 2 倍。在評估阻抗不連續(xù)性的原因時需要考慮到這一點。
可通過讀取由提取工具生成的 S 參數(shù)模型并在“時域”模式下對其進行評估來生成 TDR 圖。HyperLynx 等標準 EDA 模擬器可以執(zhí)行此功能。建議優(yōu)化設計,使其與標稱布線阻抗的偏差處于 ±5% 以內。