ZHCAE37A December 2019 – June 2024 AM67 , AM67A , AM68 , AM68A , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
器件 PCIe 接口需要使用通用 REFCLK Rx 架構。具體來說,支持兩種通用 REFCLK Rx 架構模式:
在外部 REFCLK 模式下,在器件的 refclkp 和 refclkn 輸入上提供符合 PCIe REFCLK 交流規(guī)范的高質量、低抖動、差分 HCSL 100MHz 時鐘源?;蛘撸梢允褂?LVDS 時鐘源,但需滿足以下附加要求:
在輸出 REFCLK 模式下,器件的 100MHz 時鐘可以在器件的 refclkp 和 refclkn 引腳上輸出,并由鏈路伙伴用作 HCSL REFCLK。在該模式下,兩個 refclk 輸出上都需要使用表 3-8 中介紹的外部近側接地端接。
參數(shù) | 最小值 | 典型值 | 最大值 | 單位 |
---|---|---|---|---|
refclkp、refclkn 交流耦合電容器容值 | 100 | nF | ||
refclkp、refclkn 交流耦合電容器封裝尺寸 | 0402 | 0603 | EIA (1)、(2) |
參數(shù) | 最小值 | 典型值 | 最大值 | 單位 |
---|---|---|---|---|
refclkp、refclkn 近側接地端接至值 | 47.5 | 50 | 52.5 | Ω |