ZHCAE37A December 2019 – June 2024 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
這些參數(shù)僅供參考,旨在使設(shè)計在仿真之前接近成功。為了確保 PCB 設(shè)計滿足所有要求,需要對設(shè)計進行仿真并將結(jié)果與節(jié) 4中定義的仿真結(jié)果進行比較。
參數(shù) | 最小值 | 典型值 | 最大值 | 單位 |
---|---|---|---|---|
CSI2/DSI 運行速度 | 1.25 (1) | GHz | ||
CSI2/DSI 信號布線長度 | 10 (2) | 英寸 | ||
CSI2/DSI 差分對延遲差 | 必須滿足模式轉(zhuǎn)換 S 參數(shù)要求 (3) | |||
CSI2/DSI 通道延遲差 | ||||
(示例 DSI_TX0 至 DSI_TX1) | 40 (4) | ps | ||
CSI2/DSI 差分阻抗 (5) | 85 | 100 | 115 | Ω |
CSI2/DSI 單端阻抗 | 50 | Ω | ||
CSI2/DSI 布線上允許的殘樁數(shù) | 0 | 個殘樁 | ||
每條 CSI2/DSI 引線上的過孔數(shù) | 2 | 個過孔 | ||
CSI2/DSI 差分對與任何其他引線之間的間距 | 2×DS (6) |