ZHCAA38E August 2021 – January 2023 TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1 , TMS320F280033 , TMS320F280034 , TMS320F280034-Q1 , TMS320F280036-Q1 , TMS320F280036C-Q1 , TMS320F280037 , TMS320F280037-Q1 , TMS320F280037C , TMS320F280037C-Q1 , TMS320F280038-Q1 , TMS320F280038C-Q1 , TMS320F280039 , TMS320F280039-Q1 , TMS320F280039C , TMS320F280039C-Q1 , TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1 , TMS320F28384D , TMS320F28384S , TMS320F28386D , TMS320F28386S , TMS320F28388D , TMS320F28388S , TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
測(cè)試條件
器件 1 發(fā)送數(shù)據(jù) -> 器件 2 接收數(shù)據(jù) -> 器件 2 將 RX 數(shù)據(jù)移至 TX 緩沖區(qū)并將數(shù)據(jù)發(fā)送至器件 3->…..-> 器件 3 將 RX 數(shù)據(jù)移至 TX 緩沖區(qū)并將數(shù)據(jù)發(fā)送至器件 1 -> 器件 1 接收數(shù)據(jù)并驗(yàn)證數(shù)據(jù)是否與最初發(fā)送的 TX 數(shù)據(jù)相匹配。
測(cè)試案例
8 個(gè)字的數(shù)據(jù)長(zhǎng)度,1 條數(shù)據(jù)線,TXCLK = 50MHz,使用 CPU 控件時(shí)啟用設(shè)置 ①,使用 DMA 控件時(shí)啟用設(shè)置 ②(表 5-1)。
在測(cè)試中,當(dāng)通信期間發(fā)生特定事件時(shí),會(huì)在軟件內(nèi)翻轉(zhuǎn) GPIO,并使用示波器對(duì)其進(jìn)行測(cè)量以獲取相應(yīng)的時(shí)序數(shù)據(jù)。在下圖中,綠色信號(hào)表示器件 1(主控器件)的 GPIO 翻轉(zhuǎn),藍(lán)色信號(hào)表示器件 2(節(jié)點(diǎn)器件)的 GPIO 翻轉(zhuǎn),品紅色信號(hào)表示器件 3(節(jié)點(diǎn)器件)的 GPIO 翻轉(zhuǎn)。
對(duì)于使用 CPU 控件的情形,完成三器件菊花鏈環(huán)路所需的數(shù)據(jù)傳輸時(shí)間為 16.2μs,如#ID-832D5561-D00F-43C9-BBAF-71EDB2E3CAD6所示。對(duì)于添加到菊花鏈連接系統(tǒng)中的每個(gè)器件,該時(shí)間將增加 7.1us,如#T5807283-26所示。每個(gè)器件所增加的 7.1μs 時(shí)間包括傳輸時(shí)間以及將 RX 數(shù)據(jù)移到 TX 緩沖區(qū)和寄存器所需的時(shí)間。
對(duì)于使用 DMA 控件的情形,完成三器件菊花鏈環(huán)路所需的數(shù)據(jù)傳輸時(shí)間為 6.5μs,如#ID-578EA113-1871-4914-FEFC-531058F12C89所示。對(duì)于添加到菊花鏈連接系統(tǒng)中的每個(gè)器件,該時(shí)間將增加 2.3us,如#ID-E5FDCFDD-DFB5-49F8-F4C8-9610ACDDDE6E所示。每個(gè)器件所增加的 2.3μs 時(shí)間包括傳輸時(shí)間以及將 RX 數(shù)據(jù)移到 TX 緩沖區(qū)和寄存器所需的時(shí)間。