ZHCSQC1E June 2022 – April 2025 ADC12DJ5200-EP
PRODUCTION DATA
器件的時(shí)鐘子系統(tǒng)具有兩種輸入信號(hào):器件時(shí)鐘(CLK+、CLK–)和 SYSREF(SYSREF+、SYSREF–)。時(shí)鐘子系統(tǒng)內(nèi)有無噪聲孔徑延遲調(diào)節(jié)(tAD 調(diào)節(jié))、時(shí)鐘占空比校正器和 SYSREF 采集塊。圖 6-118 介紹了時(shí)鐘子系統(tǒng)。
器件時(shí)鐘用作 ADC 內(nèi)核的采樣時(shí)鐘,以及數(shù)字處理和串行器輸出的時(shí)鐘。使用低噪聲(低抖動(dòng))器件時(shí)鐘,以保持 ADC 內(nèi)的高信噪比 (SNR)。在雙通道模式下,在器件時(shí)鐘的上升沿對(duì)每個(gè)輸入的模擬輸入信號(hào)進(jìn)行采樣。在單通道模式下,器件時(shí)鐘的上升沿和下降沿都用于捕獲模擬信號(hào),以降低 ADC 所需的最大時(shí)鐘速率。無噪聲孔徑延遲調(diào)整(tAD 調(diào)整)使用戶能夠以精細(xì)的步長(zhǎng)移動(dòng) ADC 的采樣實(shí)例,從而同步多個(gè) ADC12DJ5200-EP 或?qū)ο到y(tǒng)延遲進(jìn)行微調(diào)。器件中實(shí)現(xiàn)了占空比校正功能,可在保持高性能的同時(shí)降低對(duì)外部器件時(shí)鐘的要求。表 6-4 總結(jié)了雙通道模式和單通道模式下的器件時(shí)鐘接口。
工作模式 | 采樣率與 fCLK 的關(guān)系 | 采樣時(shí)刻 |
---|---|---|
雙通道模式 | 1 × fCLK | 上升沿 |
單通道模式 | 2 × fCLK | 上升沿和下降沿 |
SYSREF 是一種系統(tǒng)時(shí)序基準(zhǔn),用于確定性延遲的 JESD204C 子類 1 實(shí)現(xiàn)。SYSREF 用于實(shí)現(xiàn)確定性延遲和多器件同步。為了實(shí)現(xiàn)可重復(fù)延遲和同步,必須用正確的器件時(shí)鐘邊沿捕獲 SYSREF。ADC12DJ5200-EP 具有 SYSREF 窗口化和自動(dòng) SYSREF 校正功能,可降低對(duì)外部時(shí)鐘電路的要求并簡(jiǎn)化同步過程。SYSREF 可以作為單個(gè)脈沖或周期時(shí)鐘實(shí)現(xiàn)。在周期性實(shí)現(xiàn)中,SYSREF 必須等于 8B/10B 編碼模式下的本地多幀時(shí)鐘頻率,或其整數(shù)分頻,或 64B/66B 編碼模式下的本地?cái)U(kuò)展多塊時(shí)鐘頻率。方程式 2 用于計(jì)算 8B/10B 編碼模式下的有效 SYSREF 頻率和 64B/66B 編碼模式下的 方程式 3。
其中