ZHCSQC1E June 2022 – April 2025 ADC12DJ5200-EP
PRODUCTION DATA
參數(shù) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | ||
---|---|---|---|---|---|---|---|
直流精度 | |||||||
分辨率 | 無代碼丟失時(shí)的分辨率 | 12 | 位 | ||||
DNL | 微分非線性 | 距離理想步長(zhǎng)的最大正偏移 | 0.14 | LSB | |||
距離理想步長(zhǎng)的最大負(fù)偏移 | -0.13 | ||||||
INL | 積分非線性 | 距離理想傳遞函數(shù)的最大正偏移 | 2.0 | LSB | |||
距離理想傳遞函數(shù)的最大負(fù)偏移 | -2.4 | LSB | |||||
模擬輸入(INA+、INA–、INB+、INB–) | |||||||
VOFF | 偏移誤差 | CAL_OS = 0 | ±0.50 | mV | |||
CAL_OS = 1 | ±0.15 | mV | |||||
VOFF_ADJ | 輸入失調(diào)電壓調(diào)節(jié)范圍 | 可用的偏移校正范圍(請(qǐng)參見 OS_CAL 或 OADJ_x_INx) | ±50 | mV | |||
VOFF_DRIFT | 偏移漂移 | 僅限標(biāo)稱溫度下的前臺(tái)校準(zhǔn) | 18 | μV/°C | |||
每個(gè)溫度下的前臺(tái)校準(zhǔn) | -5.5 | ||||||
每個(gè)溫度下的前臺(tái)校準(zhǔn)和 FGOS 校準(zhǔn) | 0 | ||||||
VFS | 模擬差分輸入滿量程 | 默認(rèn)滿量程電壓 (FS_RANGE_A = FS_RANGE_B = 0xA000) | 750 | 825 | 910 | mVPP | |
最大滿量程電壓 (FS_RANGE_A = FS_RANGE_B = 0xFFFF) | 975 | 1060 | |||||
最小滿量程電壓 (FS_RANGE_A = FS_RANGE_B = 0x2000) | 500 | 560 | |||||
VFS_DRIFT | 模擬差分輸入滿量程范圍漂移 | 默認(rèn) FS_RANGE_A 和 FS_RANGE_B 設(shè)置,每個(gè)溫度下的前臺(tái)校準(zhǔn),由 50Ω 源驅(qū)動(dòng)的輸入,包括 RIN 漂移的影響 | 0.033 | %/°C | |||
VFS_MATCH | 模擬差分輸入滿量程范圍匹配 | INA± 和 INB± 之間的匹配,默認(rèn)設(shè)置,雙通道模式 | 0.625% | ||||
RIN | AGND 單端輸入電阻 | 每個(gè)輸入引腳端接至 AGND,在 TA = 25°C 時(shí)測(cè)量 | 48 | 50 | 52 | Ω | |
RIN_TEMPCO | 輸入終端線性溫度系數(shù) | 14.7 | mΩ/°C | ||||
CIN | 單端輸入電容 | 在直流時(shí)測(cè)量單通道模式 | 0.4 | pF | |||
在直流時(shí)測(cè)量雙通道模式 | 0.4 | ||||||
溫度二極管特性 (TDIODE+、TDIODE-) | |||||||
ΔVBE | 溫度二極管電壓斜率 | 100μA 的強(qiáng)制正向電流。失調(diào)電壓(在 0°C 時(shí)約為 0.792V)隨工藝不同而變化,必須針對(duì)每個(gè)器件進(jìn)行測(cè)量。必須在器件未上電或 PD 引腳置位的情況下完成失調(diào)電壓測(cè)量,以更大限度地減少器件自發(fā)熱。 | -1.65 | mV/°C | |||
帶隙電壓輸出 (BG) | |||||||
VBG | 基準(zhǔn)輸出電壓 | IL ≤ 100μA | 1.1 | V | |||
VBG_DRIFT | 基準(zhǔn)輸出溫度漂移 | IL ≤ 100μA | -64 | μV/°C | |||
時(shí)鐘輸入(CLK+、CLK–、SYSREF+、SYSREF–、TMSTP+、TMSTP–) | |||||||
ZT | 內(nèi)部端接 | DEVCLK_LVPECL_EN = 0、SYSREF_LVPECL_EN = 0 且 TMSTP_LVPECL_EN = 0 時(shí)的差分終端 | 100 | Ω | |||
在 DEVCLK_LVPECL_EN = 0、SYSREF_LVPECL_EN = 0、TMSTP_LVPECL_EN = 0 時(shí)單端終端至 GND (每引腳) | 50 | ||||||
VCM | 輸入共模電壓自偏置 | 交流耦合時(shí) CLK± 的自偏置共模電壓(DEVCLK_LVPECL_EN 必須設(shè)置為 0) | 0.3 | V | |||
在交流耦合時(shí)(SYSREF_LVPECL_EN 必須設(shè)置為 0)且接收器啟用 (SYSREF_RECV_EN = 1) 時(shí),SYSREF± 的自偏置共模電壓 | 0.28 | ||||||
在交流耦合(SYSREF_LVPECL_EN 必須設(shè)置為 0)且接收器被禁用 (SYSREF_RECV_EN = 0) 時(shí),SYSREF± 的自偏置共模電壓 | 0.28 | ||||||
CL_DIFF | 差分輸入電容 | 正負(fù)差分輸入引腳之間 | 0.04 | pF | |||
CL_SE | 單端輸入電容 | 每個(gè)輸入端接地 | 0.5 | pF | |||
串行器/解串器輸出(DA[7:0]+、DA[7:0]–、DB[7:0]+、DB[7:0]–) | |||||||
VOD | 差分輸出電壓,峰峰值 | 100-Ω 負(fù)載 | 540 | 600 | 650 | mVPP-DIFF | |
VCM | 輸出共模電壓 | 交流耦合 | VD11 / 2 | V | |||
ZDIFF | 差分輸出阻抗 | 100 | Ω | ||||
CMOS 接口:SCLK、SDI、SDO、SCS、PD、NCOA0、NCOA1、NCOB0、NCOB1、CALSTAT、CALTRIG、ORA0、ORA1、ORB0、ORB1、SYNCSE | |||||||
VIH | 高電平輸入電壓 | 所需輸入電壓 | 0.7 | V | |||
VIL | 低電平輸入電壓 | 所需輸入電壓 | 0.45 | V | |||
IIH | 高電平輸入電流 | 40 | μA | ||||
IIL | 低電平輸入電流 | -40 | μA | ||||
CI | 輸入電容 | 3.4 | pF | ||||
VOH | 高電平輸出電壓 | ILOAD = -400μA | 1.65 | V | |||
VOL | 低電平輸出電壓 | ILOAD = 400μA | 150 | mV |