ZHCSQC1E June 2022 – April 2025 ADC12DJ5200-EP
PRODUCTION DATA
JESD204C 子類 1 概述了一種通過串行鏈路實(shí)現(xiàn)確定性延遲的方法。如果兩個(gè)器件實(shí)現(xiàn)相同的確定性延遲,則可以將其視為同步。從系統(tǒng)啟動(dòng)到啟動(dòng)的這一延遲必須是確定性的。實(shí)現(xiàn)確定性延遲有兩個(gè)關(guān)鍵要求。第一項(xiàng)要求是正確采集使器件能提供多種功能的 SYSREF,以簡(jiǎn)化千兆采樣時(shí)鐘速率下的這一要求(有關(guān)更多信息,請(qǐng)參閱SYSREF 采集 部分)。SYSREF 在 8B/10B 編碼模式下復(fù)位 LMFC,或在 64B/66B 編碼模式下復(fù)位 LEMC。LMFC 和 LEMC 在這兩種模式之間類似,現(xiàn)在稱為 LMFC/LEMC。
第二項(xiàng)要求是在接收器中選擇適當(dāng)?shù)膹椥跃彌_器釋放點(diǎn)。因?yàn)樵撈骷?ADC,因此在 JESD204C 鏈路中是發(fā)送器 (TX),而邏輯器件是接收器 (RX)。彈性緩沖器是實(shí)現(xiàn)確定性延遲的關(guān)鍵塊,通過在數(shù)據(jù)從發(fā)送器傳輸?shù)浇邮掌鲿r(shí)吸收串行化數(shù)據(jù)傳播延遲的變化來實(shí)現(xiàn)。適當(dāng)?shù)尼尫劈c(diǎn)是針對(duì)延遲變化提供足夠裕度的釋放點(diǎn)。錯(cuò)誤的釋放點(diǎn)會(huì)導(dǎo)致一個(gè) LMFC/LEMC 周期的延遲變化。要選擇合適的釋放點(diǎn),需要了解彈性緩沖器中以 LMFC/LEMC 邊沿為基準(zhǔn)的數(shù)據(jù)的平均到達(dá)時(shí)間以及所有器件的總預(yù)期延遲變化。利用此信息,可以定義 LMFC/LEMC 周期內(nèi)無效釋放點(diǎn)的區(qū)域,該區(qū)域從所有通道的最小延遲一直延展到最大延遲。本質(zhì)上,設(shè)計(jì)人員必須確保所有通道的數(shù)據(jù)在前一個(gè)釋放點(diǎn)發(fā)生后,下一個(gè)釋放點(diǎn)發(fā)生之前到達(dá)所有器件。
圖 6-23 提供了用于演示此要求的時(shí)序圖。在此圖中,顯示了兩個(gè) ADC 的數(shù)據(jù)。第二個(gè) ADC 具有更長(zhǎng)的布線距離 (tPCB),因此鏈路延遲更長(zhǎng)。首先,根據(jù)所有器件的數(shù)據(jù)到達(dá)時(shí)間,將 LMFC/LEMC 周期的無效區(qū)域標(biāo)記為關(guān)閉。然后,使用釋放緩沖器延遲 (RBD) 參數(shù)設(shè)置釋放點(diǎn),將釋放點(diǎn)從 LMFC/LEMC 邊緣移動(dòng)適當(dāng)數(shù)量的幀時(shí)鐘,以便釋放點(diǎn)發(fā)生在 LMFC/LEMC 周期的有效區(qū)域內(nèi)。在圖 6-23 中,由于有效區(qū)域的每一側(cè)都有足夠的裕度,因此 LMFC/LEMC 邊沿 (RBD = 0) 是釋放點(diǎn)的理想選擇。
TX 和 RX LMFC/LEMC 未必需要進(jìn)行相位對(duì)齊,但了解其相位對(duì)于正確選擇彈性緩沖器釋放點(diǎn)至關(guān)重要。此外,彈性緩沖器釋放點(diǎn)在每個(gè) LMFC/LEMC 周期內(nèi)發(fā)生,但緩沖器僅在所有通道均已到達(dá)時(shí)釋放。因此,總鏈路延遲可能超過單個(gè) LMFC/LEMC 周期;請(qǐng)參閱 JESD204B 多器件同步:將要求進(jìn)行分解 了解更多信息。