ZHCSQC1E June 2022 – April 2025 ADC12DJ5200-EP
PRODUCTION DATA
ADC12DJ5200-EP 具有自動(dòng) SYSREF 校準(zhǔn)功能,可更好地滿(mǎn)足與千兆采樣數(shù)據(jù)轉(zhuǎn)換器的 SYSREF 采集相關(guān)的通常具有挑戰(zhàn)性的建立時(shí)間和保持時(shí)間要求。自動(dòng) SYSREF 校準(zhǔn)使用 t AD 調(diào)整特性來(lái)移動(dòng)器件時(shí)鐘,以最大限度地增加 SYSREF 建立時(shí)間和保持時(shí)間,或根據(jù) SYSREF 上升沿對(duì)齊采樣實(shí)例。
在開(kāi)始自動(dòng) SYSREF 校準(zhǔn)之前,該器件必須應(yīng)用適當(dāng)?shù)钠骷r(shí)鐘并對(duì)其進(jìn)行編程以確保正常運(yùn)行。當(dāng)準(zhǔn)備好啟動(dòng)自動(dòng) SYSREF 校準(zhǔn)時(shí),必須施加連續(xù)的 SYSREF 信號(hào)。使用自動(dòng) SYSREF 校準(zhǔn)時(shí),SYSREF 必須是連續(xù)(周期性)信號(hào)。使用 SRC_CFG 寄存器配置自動(dòng) SYSREF 校準(zhǔn)后,通過(guò)在 SYSREF 校準(zhǔn)使能寄存器中將 SRC_EN 設(shè)置為高電平來(lái)開(kāi)始校準(zhǔn)過(guò)程。將 SRC_EN 設(shè)置為高電平后,該器件會(huì)搜索最優(yōu)的 tAD 調(diào)整設(shè)置,直到器件時(shí)鐘下降沿在內(nèi)部與 SYSREF 上升沿對(duì)齊??梢员O(jiān)控 SYSREF 校準(zhǔn)狀態(tài)寄存器中的 TAD_DONE,以確保 SYSREF 校準(zhǔn)已完成。通過(guò)將器件時(shí)鐘下降沿與 SYSREF 上升沿對(duì)齊,自動(dòng) SYSREF 校準(zhǔn)可最大限度地增加相對(duì)于器件時(shí)鐘的內(nèi)部 SYSREF 建立時(shí)間和保持時(shí)間,并根據(jù) SYSREF 上升沿設(shè)置采樣瞬間。自動(dòng) SYSREF 校準(zhǔn)完成后,可以執(zhí)行啟動(dòng)過(guò)程的其余部分以完成系統(tǒng)啟動(dòng)。
對(duì)于多器件同步,必須在所有器件上匹配 SYSREF 上升沿時(shí)序,因此必須匹配從通用 SYSREF 源到每個(gè)器件的布線長(zhǎng)度。每個(gè)器件上 SYSREF 上升沿之間的任何偏差都會(huì)導(dǎo)致器件之間的采樣實(shí)例產(chǎn)生額外誤差,但從系統(tǒng)啟動(dòng)到每個(gè)器件啟動(dòng)之間仍然必須實(shí)現(xiàn)可重復(fù)的確定性延遲。只要在 JESD204C 接收器中選擇適當(dāng)?shù)膹椥跃彌_器釋放點(diǎn),無(wú)需其他設(shè)計(jì)要求即可實(shí)現(xiàn)多器件同步。
圖 6-3 提供了 SYSREF 校準(zhǔn)過(guò)程的時(shí)序圖。優(yōu)化的建立時(shí)間和保持時(shí)間分別顯示為 tSU(OPT) 和 tH(OPT)。器件時(shí)鐘和 SYSREF 在此圖中稱(chēng)為內(nèi)部 時(shí)鐘,因?yàn)樵谄骷?nèi)部是與內(nèi)部信號(hào)的相位對(duì)齊,而不是與器件時(shí)鐘或 SYSREF 的外部(施加的)相位對(duì)齊。
完成后,可以從 SYSREF 校準(zhǔn)狀態(tài)寄存器中的 SRC_TAD 讀取通過(guò)自動(dòng) SYSREF 校準(zhǔn)確定的 tAD 調(diào)整設(shè)置。校準(zhǔn)后,系統(tǒng)繼續(xù)使用校準(zhǔn)后的 tAD 調(diào)整設(shè)置運(yùn)行,直到系統(tǒng)斷電。但是如果需要,用戶(hù)可以禁用 SYSREF 校準(zhǔn)并根據(jù)系統(tǒng)需求微調(diào) tAD 調(diào)整設(shè)置。或者,可在每個(gè)系統(tǒng)的最優(yōu) tAD 調(diào)整設(shè)置的乘積測(cè)試(或定期重校準(zhǔn))時(shí)使用自動(dòng) SYSREF 校準(zhǔn)??稍谙到y(tǒng)啟動(dòng)時(shí)將此值存儲(chǔ)并寫(xiě)入 TAD 寄存器(TAD_INV、TAD_COARSE 和 TAD_FINE)。
當(dāng) ADC 校準(zhǔn)正在運(yùn)行時(shí)(前臺(tái)或后臺(tái)),請(qǐng)勿運(yùn)行 SYSREF 校準(zhǔn)。如果后臺(tái)校準(zhǔn)是所需的用例,請(qǐng)?jiān)谑褂?SYSREF 校準(zhǔn)時(shí)禁用后臺(tái)校準(zhǔn),然后在 TAD_DONE 變?yōu)楦唠娖胶笾匦聠⒂煤笈_(tái)校準(zhǔn)。使用 SYSREF 校準(zhǔn)時(shí),時(shí)鐘控制寄存器 0 中的 SYSREF_SEL 必須設(shè)置為 0。
SYSREF 校準(zhǔn)使用非反相 (TAD_INV = 0) 和反相時(shí)鐘極性 (TAD_INV = 1) 搜索 TAD_COARSE 延遲,以最大限度地降低所需的 TAD_COARSE 設(shè)置,從而最大限度地減小時(shí)鐘路徑上的損耗以減少孔徑抖動(dòng) (tAJ)。