ZHCSYH1 June 2025 AFE10004-EP
ADVANCE INFORMATION
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
啟動(dòng)條件由復(fù)位事件觸發(fā),包括上電復(fù)位、RESET 引腳上的邏輯低電平、軟件復(fù)位命令或 I2C 通用調(diào)用復(fù)位。啟動(dòng)時(shí),所有 DAC 均處于 VSS 鉗位模式(請(qǐng)參閱 節(jié) 6.3.1.3)、PA_ON 引腳均設(shè)為低電平、所有開關(guān)均處于關(guān)斷狀態(tài)、所有 DAC 的輸入數(shù)據(jù)均設(shè)為 0x0000。
啟動(dòng)后,器件會(huì)自動(dòng)啟動(dòng) EEPROM 加載序列以配置用戶存儲(chǔ)器寄存器,包括鉗位 DAC 的覆蓋寄存器值 (CLAMPxOW[12:0])。在 EEPROM 加載序列完成之前,與器件的通信將被禁用。
在 EEPROM 加載序列完成之后,DAC 會(huì)退出 VSS 鉗位模式。輸出開關(guān)會(huì)繼續(xù)被強(qiáng)制進(jìn)入關(guān)閉狀態(tài),從而將 DAC0、OUT1、OUT2 和 DAC3 輸出引腳設(shè)置為以下 CLAMP 覆蓋寄存器設(shè)置的 CLAMP 電壓:(CLAMP1:DAC0 和 OUT1、CLAMP2: OUT2 和 DAC3)之間的通信。
如果 EEPROM 已配置為自主運(yùn)行(請(qǐng)參閱 節(jié) 6.4.1),器件將確認(rèn) VSS 電源是否已配置為寬范圍運(yùn)行(VSSRANGE 位)。如果是,器件會(huì)等待 VSS 電源電壓達(dá)到有效工作范圍。在滿足有效電源電壓范圍后,器件會(huì)啟動(dòng)兩次溫度傳感器轉(zhuǎn)換。第二個(gè)溫度測(cè)量值會(huì)被輸入到 LUT,而 DAC[0:3] 輸入數(shù)據(jù)寄存器會(huì)加載 LUT 和 ALU 生成的數(shù)據(jù)。
系統(tǒng)會(huì)實(shí)現(xiàn)一個(gè)可編程計(jì)時(shí)器 (TMRCNT[1:0]),以便為 DAC 輸出放大器充電電容負(fù)載提供充足的時(shí)間。在此期間,DAC 輸出放大器會(huì)被強(qiáng)制進(jìn)入啟動(dòng)電流模式,其拉電流和灌電流能力均限制為 12mA。啟動(dòng)電流模式用于控制器件在為電容負(fù)載充電時(shí)的電源電流。計(jì)時(shí)器結(jié)束后,DAC 輸出放大器將退出啟動(dòng)電流模式,并切換至由 DACILMT 位所選擇的電流模式。然后,PA_ON 引腳會(huì)設(shè)置為高電平,開關(guān)的控制權(quán)會(huì)交還給用戶。