ZHCSYH1 June 2025 AFE10004-EP
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該器件兼容 I2C。在 I2C 協(xié)議中,發(fā)起傳輸?shù)钠骷环Q為控制器,而受控器件為目標。要控制總線,使用控制器器件以生成串行時鐘 (SCL),控制總線訪問,并生成啟動和停止條件。
要尋址特定器件,需啟動一個啟動條件。當 SCL 為高電平時,數(shù)據(jù)線 (SDA) 的邏輯電平從高拉為低,即為啟動條件??偩€上的所有目標器件移入目標地址字節(jié),最后一位表明希望進行讀取還是寫入操作。在第九個時鐘脈沖期間,被尋址的目標會生成一個確認位并將 SDA 下拉為低電平,對控制器做出響應。
隨后會發(fā)起數(shù)據(jù)傳輸并發(fā)送 8 個時鐘脈沖,后跟一個確認位。在數(shù)據(jù)傳輸期間,確保 SDA 保持穩(wěn)定,同時 SCL 為高電平,這是因為在 SCL 為高電平時,SDA 中的任何變化會被認為是一個控制信號。
傳輸完所有數(shù)據(jù)后,控制器會生成停止條件。當 SCL 為高電平時,SDA 從低電平拉至高電平,即為停止條件。