ZHCAB63H December 2018 – May 2024 CC1310 , CC1312R , CC1314R10 , CC1350 , CC1352P , CC1352R , CC1354P10 , CC1354R10 , CC2620 , CC2630 , CC2640 , CC2640R2F , CC2640R2F-Q1 , CC2642R , CC2642R-Q1 , CC2650 , CC2652P , CC2652R , CC2652R7 , CC2652RB , CC2652RSIP , CC2674P10 , CC2674R10
引導(dǎo)加載程序通過(guò) 2 引腳通用異步接收器/發(fā)送器 (UART) 或 4 引腳 SSI 接口與外部器件進(jìn)行通信。SSI0 端口的優(yōu)點(diǎn)是支持更高、更靈活的數(shù)據(jù)速率,但它也要求與 CC13xx/CC26xx 器件之間具有更多的連接。UART0 的缺點(diǎn)是速率略低且可能不太靈活。然而,UART0 需要的引腳較少,并且可以通過(guò)任何標(biāo)準(zhǔn) UART 接口輕松實(shí)現(xiàn)。串行接口信號(hào)配置為特定 DIO。這些引腳是固定的,無(wú)法重新配置。
信號(hào) | 引腳配置 | 7 × 7 QFN (RGZ) | 5 × 5 QFN (RHB) | 4 × 4 QFN (RSM) | 2.7 × 2.7 WCSP (YFV) |
---|---|---|---|---|---|
UART0 RX | 涉及上拉的輸入 | DIO2 | DIO1 | DIO1 | DIO1 |
UART0 TX | 無(wú)拉取(選擇時(shí)輸出) | DIO3 | DIO0 | DIO2 | DIO0 |
SSI0 CLK | 涉及上拉的輸入 | DIO10 | DIO10 | DIO8 | DIO10 |
SSI0 FSS | 涉及上拉的輸入 | DIO11 | DIO9 | DIO7 | DIO9 |
SSI0 RX | 涉及上拉的輸入 | DIO9 | DIO11 | DIO9 | DIO11 |
SSI0 TX | 無(wú)拉?。ㄟx擇時(shí)輸出) | DIO8 | DIO12 | DIO0 | DIO12 |
信號(hào) | 引腳配置 | |
---|---|---|
UART0 RX | 涉及上拉的輸入 | DIO2 |
UART0 TX | 無(wú)拉取(選擇時(shí)輸出) | DIO3 |
SSI0 CLK | 涉及上拉的輸入 | DIO10 |
SSI0 FSS | 涉及上拉的輸入 | DIO11 |
SSI0 RX | 涉及上拉的輸入 | DIO9 |
SSI0 TX | 無(wú)拉?。ㄟx擇時(shí)輸出) | DIO8 |
信號(hào) | 引腳配置 | CC26x4x10 | CC1314R10 | CC1354x10 |
---|---|---|---|---|
UART0 RX | 涉及上拉的輸入 | DIO12 | DIO2 | DIO12 |
UART0 TX | 無(wú)拉?。ㄟx擇時(shí)輸出) | DIO13 | DIO3 | DIO13 |
SPI0 MISO | 無(wú)拉取(選擇時(shí)輸出) | DIO8 | DIO8 | DIO8 |
SPI0 MOSI | 涉及上拉的輸入 | DIO9 | DIO9 | DIO9 |
SPI0 CLK | 涉及上拉的輸入 | DIO10 | DIO10 | DIO10 |
SPI0 CS | 涉及上拉的輸入 | DIO11 | DIO11 | DIO11 |