ZHCAAN8F May 2023 – August 2024 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
對于 PCB 設(shè)計,部分 DDR 信號布線采用微帶線(BGA 出線段),但大部分布線采用帶狀線(內(nèi)層)。盡管微帶線或帶狀線的布線長度比例存在很大差異,但長度/延遲匹配過程應(yīng)包括一種機制來補償這兩種 PCB 互連類型之間的速度差異。為此,JEDEC 規(guī)定了補償系數(shù)為 1.1。所有微帶線長度在合計到長度匹配公式之前都要除以 1.1,所得的補償長度被稱為“帶狀線等效長度”。盡管設(shè)計中仍然存在一定量的殘余速度不匹配偏差,但該過程實現(xiàn)了對簡單長度匹配的重大改進(jìn)。