ZHCAAN8F May 2023 – August 2024 AM67 , AM67A , AM68 , AM68A , AM69 , AM69A , DRA821U , DRA821U-Q1 , DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4AEN-Q1 , TDA4AH-Q1 , TDA4AL-Q1 , TDA4AP-Q1 , TDA4APE-Q1 , TDA4VE-Q1 , TDA4VEN-Q1 , TDA4VH-Q1 , TDA4VL-Q1 , TDA4VM , TDA4VM-Q1 , TDA4VP-Q1 , TDA4VPE-Q1
用于 LPDDR4 電路的 PCB 區(qū)域必須與其他信號(hào)隔離開(kāi)來(lái)。為此定義了 LPDDR4 禁止區(qū)域,圖 2-5 顯示了一個(gè)示例。該區(qū)域的大小因放置方式和 DDR 布線而異。對(duì)于非 LPDDR4 信號(hào),不應(yīng)在 LPDDR4 禁止區(qū)域內(nèi)的 DDR 信號(hào)層上布線。只有在通過(guò)接地層與 DDR 信號(hào)層隔離開(kāi)來(lái)的其他層上布線時(shí),非 LPDDR4 信號(hào)才能在該區(qū)域中布線。該區(qū)域的參考接地層中不允許有縫隙。此外,整個(gè)禁止區(qū)域中應(yīng)存在實(shí)心 VDDS_DDR 電源平面。